お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
研究会 開催スケジュール
技報閲覧サービス
[ログイン]
技報アーカイブ
    [Japanese] / [English] 
研究会名/開催地/テーマ  )→
 
講演検索  検索語:  /  範囲:題目 著者 所属 抄録 キーワード )→

すべての研究会開催スケジュール  (検索条件: すべての年度)

講演検索結果
 登録講演(開催プログラムが公開されているもの)  (日付・降順)
 14件中 1~14件目  /   
研究会 発表日時 開催地 タイトル・著者 抄録 資料番号
ICD 2017-04-21
11:25
東京 機械振興会館 [依頼講演]原子スイッチFPGAの高密度化とスケーラビリティ
辻 幸秀白 旭森岡あゆ香宮村 信根橋竜介阪本利司多田宗弘伴野直樹岡本浩一郎井口憲幸波田博光杉林直彦NECICD2017-14
SRAMとCMOSスイッチの代わりに、原子レベル(数nm)の金属架橋の有無で抵抗が大きく変化する不揮発スイッチ素子(原子... [more] ICD2017-14
pp.73-78
VLD, DC
(共催)
CPM, ICD, IE
(共催)
CPSY, RECONF
(併催) [詳細]
2016-11-28
15:30
大阪 立命館大学大阪いばらきキャンパス PLC命令列の高位合成によるハードウェア化
石垣良樹田中 佑藤枝直輝市川周一豊橋技科大RECONF2016-43
知的財産保護のため,プログラマブルロジックコントローラ(PLC)の命令列を
保護・隠蔽する技術が求められており,命令列... [more]
RECONF2016-43
pp.19-24
RECONF, CPSY, VLD
(共催)
IPSJ-SLDM
(連催) [詳細]
2015-01-30
15:55
神奈川 慶應義塾大学 日吉キャンパス PLC命令列のハードウェア化とOpaque Predicatesによる難読化の検討
宇山和輝藤枝直輝市川周一豊橋技科大VLD2014-148 CPSY2014-157 RECONF2014-81
知的所有権保護のため,プログラマブルロジックコントローラ(PLC)の命令列を保護・隠蔽する技術が求められている.命令列の... [more] VLD2014-148 CPSY2014-157 RECONF2014-81
pp.221-226
SDM 2013-02-04
13:10
東京 機械振興会館 原子移動型スイッチを使ったスマート配線技術と低電力再構成回路への応用
多田宗弘阪本利司宮村 信伴野直樹岡本浩一郎井口憲幸波田博光超低電圧デバイス技研組合SDM2012-152
多層配線のスケーリング則が限界に達しつつある今、多層配線中に機能素子(バックエンドデバイス)を搭載することで、微細化する... [more] SDM2012-152
pp.9-14
R 2011-05-13
16:25
高知 高知市文化プラザ「かるぽーと」 量子ドットセルオートマトンPLAの信頼性評価
三浦克介野津孝行中前幸治阪大R2011-13
MOSデバイスの微細化が物理的限界に近付いており、新たな論理回路実装技術が模索されている。その一つとして、量子ドットセル... [more] R2011-13
pp.29-34
VLD 2010-03-11
10:00
沖縄 沖縄県男女共同参画センター ビアプログラマブルデバイスVPEXのロジックアレイブロックと配線アーキテクチャの検討
山田翔太國生雄一西本智広吉田直之堀 遼平松本直樹北森達也立命館大)・吉川雅弥名城大)・藤野 毅立命館大VLD2009-107
我々はこれまでに,電子ビーム直接描画に適したビアプログラマブルデバイスVPEX (Via Programmable lo... [more] VLD2009-107
pp.49-54
VLD 2010-03-11
10:25
沖縄 沖縄県男女共同参画センター ビアプログラマブルデバイスに最適な基本論理ゲートアーキテクチャの検討
堀 遼平國生雄一西本智広山田翔太吉田直之松本直樹藤野 毅立命館大)・吉川雅弥名城大VLD2009-108
マスクコスト等を含む初期開発費の増大しているシステムLSIの低コスト化のために,数層のマスクで論理をカスタマイズできるス... [more] VLD2009-108
pp.55-60
VLD 2010-03-11
10:50
沖縄 沖縄県男女共同参画センター ビアプログラマブルデバイスVPEXの配線遅延評価
西本智広北森達也國生雄一山田翔太立命館大)・吉川雅弥名城大)・藤野 毅立命館大VLD2009-109
我々は,EXOR論理ゲートとインバータより構成される基本論理素子(LE)を用いた,ビアプログラマブルデバイスVPEXの研... [more] VLD2009-109
pp.61-66
SCE 2009-10-20
14:30
東京 機械振興会館 動的に再構成可能な単一磁束量子論理ゲートの検討
山梨裕希大河一郎吉川信行横浜国大SCE2009-20
信号入力により動的に機能を変えることができる、超伝導単一磁束量子論理ゲートについて検討した。単一磁束量子回路はその高感度... [more] SCE2009-20
pp.19-23
VLD 2009-03-12
09:15
沖縄 沖縄県男女共同参画センター ビアプログラマブルデバイスVPEXのチップ評価とDES暗号回路実装の検討
川原崎正英西本智広國生雄一北村一真山田翔太立命館大)・吉川雅弥名城大)・藤野 毅立命館大VLD2008-139
我々は,複合EXOR論理ゲートとインバータにより構成される基本論理素子( LE: Logic element )を用いた... [more] VLD2008-139
pp.77-82
ICD 2008-12-12
13:45
東京 東工大(大岡山)国際交流会館 ビアプログラマブルデバイスVPEXのロジックエレメント改良による面積削減と高性能化
西本智広川原崎正英長谷川英司寺川知宏藤野 毅立命館大ICD2008-122
われわれは,複合EXOR論理ゲートとインバータより構成されるロジックエレメント(LE)を用いた,ビアプログラマブルデバイ... [more] ICD2008-122
pp.101-106
ICD 2008-12-12
14:10
東京 東工大(大岡山)国際交流会館 ビアプログラマブルロジックデバイスVPEXにおける自動配置ツールの開発と性能評価
國生雄一川原崎正英石橋宏太西本智広北村一真立命館大)・吉川雅弥名城大)・藤野 毅立命館大ICD2008-123
我々は電子ビームによって2層のビアレイアウト(第1ビア層,第3ビア層)を描画することで,マスク制作費用を必要とせずにデジ... [more] ICD2008-123
pp.107-112
RECONF 2007-05-17
17:20
石川 金沢市文化ホール SoC埋め込み型プログラマブルロジックePLX向け自動配線ツールの検討
奥野直樹泉 知論藤野 毅立命館大)・岩男剛宜中野裕文奥野義弘有本和民ルネサステクノロジRECONF2007-9
我々は,システムオンチップ(SoC)に搭載しプログラマビリティと性能の両立を狙う,SoC埋め込み型プログラマブルロジック... [more] RECONF2007-9
pp.49-54
ICD, VLD
(共催)
2007-03-08
15:50
沖縄 メルパルク沖縄 ビアプログラマブルロジックVPEXを用いた固定秘密鍵埋め込み型RSA暗号回路の設計
下村 弘奥山一樹中村明博藤野 毅立命館大
当研究室では,LSIの製造工程中において,ビア2層(VIA1およびVIA3)のレイアウトを変更することにより,FPGAと... [more] VLD2006-136 ICD2006-227
pp.103-108
 14件中 1~14件目  /   
ダウンロード書式の初期値を指定してください NEW!!
テキスト形式 pLaTeX形式 CSV形式 BibTeX形式
著作権について : 以上の論文すべての著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会