お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
研究会 開催スケジュール
技報閲覧サービス
[ログイン]
技報アーカイブ
    [Japanese] / [English] 
研究会名/開催地/テーマ  )→
 
講演検索  検索語:  /  範囲:題目 著者 所属 抄録 キーワード )→

すべての研究会開催スケジュール  (検索条件: すべての年度)

講演検索結果
 登録講演(開催プログラムが公開されているもの)  (日付・降順)
 11件中 1~11件目  /   
研究会 発表日時 開催地 タイトル・著者 抄録 資料番号
HWS 2023-04-14
16:10
大分 湯布院公民館
(ハイブリッド開催,主:現地開催,副:オンライン開催)
動的情報フロー追跡によるハードウェアトロジャン検出支援システムの提案
伊沢亮一金谷延幸井上大介NICTHWS2023-7
本稿ではハードウェアトロジャン検出支援システムを提案する.検出対象としてHDL(Hardware Description... [more] HWS2023-7
pp.26-31
VLD, HWS
(共催) [詳細]
2022-03-08
11:25
ONLINE オンライン開催 HDLコードに対するSMTソルバを用いた入力パターン自動生成に関する検討
伊沢亮一金谷延幸藤原吉唯竹久達也丑丸逸人有末 大牧田大佑三村聡志井上大介NICTVLD2021-95 HWS2021-72
本研究の目的はHDL(Hardware Description Language)コードのシミュレーション時,検査対象モ... [more] VLD2021-95 HWS2021-72
pp.105-110
RECONF 2018-09-18
14:50
福岡 LINE Fukuokaカフェスペース データフロー表現と機械学習アクセラレータへの応用
中田一紀筑波技大)・三浦佳二関西学院大RECONF2018-32
機械学習アルゴリズムのハードウェアアクセラレータの研究が進展している.機械学習ハードウェアを効率的に実装するアプローチと... [more] RECONF2018-32
pp.73-78
IPSJ-ARC, IPSJ-SLDM
(共催)
VLD, CPSY, RECONF
(共催)
(連催) [詳細]
2018-01-18
16:00
神奈川 慶應義塾大学 日吉キャンパス 来往舎 FPGA搭載プロセッサ一体型機械語モニタ
金子博昭金杉昭徳東京電機大VLD2017-73 CPSY2017-117 RECONF2017-61
固有のISAを実装したプロセッサをFPGAに回路実装する場合,初期のプログラム開発向けに機械語モニタが不可欠である.本稿... [more] VLD2017-73 CPSY2017-117 RECONF2017-61
pp.65-70
VLD 2016-02-29
15:25
沖縄 沖縄県青年会館 マルチパラダイム型高水準ハードウェア設計環境の検討
高前田伸也奈良先端大VLD2015-115
ハードウェア設計のための言語とパラダイムは,その目的に応じて使い分けることが重要である.本研究では,幅広い用途に適用可能... [more] VLD2015-115
pp.25-30
RECONF 2015-09-18
13:25
愛媛 愛媛大学 オブジェクト指向/関数型言語をベースとするハードウェア記述言語FSLの設計
渡邊誠也名古屋 彰岡山大RECONF2015-37
本稿では,オブジェクト指向と関数型の双方の特徴を有する言語をベースとする新たなハードウェア記述言語 FSL について報告... [more] RECONF2015-37
pp.27-32
CPSY 2013-10-03
10:45
千葉 幕張メッセ ハードウェアモデリング言語ArchHDLからVerilog HDLへのトランスレータの設計
佐藤真平吉瀬謙二東工大CPSY2013-31
我々は,ハードウェアのRTL モデリングのための新しい言語として ArchHDL を提案している.ArchHDL は,ラ... [more] CPSY2013-31
pp.1-6
RECONF, VLD, CPSY
(共催)
IPSJ-SLDM
(連催) [詳細]
2011-01-18
10:55
神奈川 慶應義塾大学日吉キャンパス 動的再構成可能ハードウェア向け設計環境におけるJHDLの利用に関する検討
古島直道渡邊誠也名古屋 彰岡山大VLD2010-103 CPSY2010-58 RECONF2010-72
再構成可能ハードウェアにおけるアプリケーション開発において,その設計を効率的に行える記述言語や,抽象度の高いレベルでの性... [more] VLD2010-103 CPSY2010-58 RECONF2010-72
pp.133-138
RECONF 2009-09-18
09:50
栃木 宇都宮大学 動的再構成可能プロセッサDAPDNA-2へのアプリケーション実装手法の比較・評価
古島直道渡邊誠也名古屋 彰岡山大RECONF2009-30
動的再構成可能ハードウェアへアプリケーションを効率的に実装するためには設計ツールの利用が不可欠であり,設計者は各設計ツー... [more] RECONF2009-30
pp.67-72
SCE 2005-07-27
11:35
青森 弘前大学 SFQ回路の自動論理合成手法提案とツール実装
亀田義男萬 伸一橋本義仁超電導工学研
単一磁束量子(SFQ: Single-Flux-Quantum)回路は高速・低消費電力特性から高速情報処理システムの実現... [more] SCE2005-17
pp.27-32
CAS, SIP, VLD
(共催)
2005-06-28
13:50
宮城 東北大学 算術アルゴリズム記述言語ARITHに基づく算術演算回路の形式的設計
渡邉裕樹本間尚文青木孝文東北大)・樋口龍雄東北工大
本稿では,算術アルゴリズム記述言語ARITHに基づく並列乗算器の設計について述べる.ARITHで記述された乗算アルゴリズ... [more] CAS2005-21 VLD2005-32 SIP2005-45
pp.37-42
 11件中 1~11件目  /   
ダウンロード書式の初期値を指定してください NEW!!
テキスト形式 pLaTeX形式 CSV形式 BibTeX形式
著作権について : 以上の論文すべての著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会