お知らせ 研究会の開催と会場に参加される皆様へのお願い(2020年10月開催~)
電子情報通信学会 研究会発表申込システム
研究会 開催スケジュール
技報閲覧サービス
[ログイン]
技報アーカイブ
    [Japanese] / [English] 
研究会名/開催地/テーマ  )→
 
講演検索  検索語:  /  範囲:題目 著者 所属 抄録 キーワード )→

すべての研究会開催スケジュール  (すべての年度)

講演検索結果
 登録講演(開催プログラムが公開されているもの)  (日付・降順)
 9件中 1~9件目  /   
研究会 発表日時 開催地 タイトル・著者 抄録 資料番号
CPSY, DC
(共催)
IPSJ-SLDM, IPSJ-EMB
(共催)
(連催) [詳細]
2013-03-14
11:25
長崎 対馬市交流センター 会議室 Responsive Linkにおける伝送路符号化方式の動的切替手法
高橋昌裕久村雄輔吉住 修水頭一壽松谷宏紀山崎信行慶大CPSY2012-91 DC2012-97
分散リアルタイムシステムにおいて,誤り訂正符号もしくは伝送路符号を用いた通信の高信頼化はリアルタイム性を維持する上で必須... [more] CPSY2012-91 DC2012-97
pp.235-240
CPSY, VLD, RECONF
(共催)
IPSJ-SLDM
(連催) [詳細]
2013-01-17
09:35
神奈川 慶応義塾大学 日吉キャンパス 優先度逆転を考慮した優先度付きオンチップネットワークの設計と実装
石田 匠山崎大輝谷口将一水頭一壽松谷宏紀山崎信行慶大VLD2012-124 CPSY2012-73 RECONF2012-78
 [more] VLD2012-124 CPSY2012-73 RECONF2012-78
pp.99-104
CPSY, VLD, RECONF
(共催)
IPSJ-SLDM
(連催) [詳細]
2013-01-17
10:35
神奈川 慶応義塾大学 日吉キャンパス 分散リアルタイムシステムにおける消費電力量を抑えるパケット転送手法
久村雄輔吉住 修水頭一壽松谷宏紀山崎信行慶大VLD2012-126 CPSY2012-75 RECONF2012-80
近年, 様々な分野において, 複数のプロセッサから構成され, システム全体の処理に対して時間制約のある分散リアルタイムシ... [more] VLD2012-126 CPSY2012-75 RECONF2012-80
pp.111-116
CPSY, DC
(共催)
IPSJ-SLDM, IPSJ-EMB
(併催)
(連催) [詳細]
2012-03-02
15:45
宮城 ホテル松島大観荘 ヘテロジニアスなマルチコアプロセッサ向け分散TLB機構の設計と実装
川瀬大樹水頭一壽松谷宏紀山崎信行慶大CPSY2011-84 DC2011-88
組込みシステム向けマルチコアアーキテクチャでは,アプリケーションに合わ
せて大きさや機能,速度の異なるプロセッサやメモ... [more]
CPSY2011-84 DC2011-88
pp.85-90
CPSY, DC
(共催)
IPSJ-SLDM, IPSJ-EMB
(併催)
(連催) [詳細]
2012-03-02
16:15
宮城 ホテル松島大観荘 ヘテロジニアスなマルチコアプロセッサ向けI/O制御機構の設計と実装
川口雄輝水頭一壽松谷宏紀山崎信行慶大CPSY2011-85 DC2011-89
組込みシステム向けマルチコアアーキテクチャでは,アプリケーションに合わせて大きさや機能及び速度の異なるプロセッサ,メモリ... [more] CPSY2011-85 DC2011-89
pp.91-96
DC, CPSY, IPSJ-SLDM, IPSJ-EMB
(共催)
2009-03-06
09:00
新潟 佐渡島開発総合センター リアルタイムシステム向けオンチップネットワークスイッチの設計と実装
向後卓磨水頭一壽山崎信行慶大CPSY2008-96 DC2008-87
近年では,組み込みリアルタイムシステムにおいてもSystem-on-Chip (SoC) のように1 チップに様々なモジ... [more] CPSY2008-96 DC2008-87
pp.49-54
DC, CPSY, IPSJ-SLDM, IPSJ-EMB
(共催)
2009-03-06
09:30
新潟 佐渡島開発総合センター Responsive Multithreaded Processorにおけるスレッドスケジューリング機構の設計と実装
梅尾寛之水頭一壽武田 瑛加藤真平山崎信行慶大CPSY2008-97 DC2008-88
リアルタイム処理用プロセッサResponsive Multithreaded Processorは,
スレッド数が8ス... [more]
CPSY2008-97 DC2008-88
pp.55-60
DC, CPSY, IPSJ-SLDM, IPSJ-EMB
(共催)
2009-03-06
10:00
新潟 佐渡島開発総合センター データ並列性を抽出するプリフェッチ機構の設計と実装
村田裕介水頭一壽山崎信行慶大CPSY2008-98 DC2008-89
マルチメディア処理を高速に実行するためのアーキテクチャとして,
SIMD 演算器やベクトル演算器が挙げられる.
これ... [more]
CPSY2008-98 DC2008-89
pp.61-66
DC, CPSY, IPSJ-SLDM, IPSJ-EMB
(共催)
2008-03-28
16:35
鹿児島 屋久島 離島総合開発センター 高精度なロボット制御のための時間管理機構の設計と実装
上山真生水頭一壽山崎信行慶大DC2007-118 CPSY2007-114
本論文では,ロボット制御に必要なリアルタイム性をOS が保証するための時間管理機構を提案する.ま
ず,周期タスクのデッ... [more]
DC2007-118 CPSY2007-114
pp.203-208
 9件中 1~9件目  /   
ダウンロード書式の初期値を指定してください NEW!!
テキスト形式 pLaTeX形式 CSV形式 BibTeX形式
著作権について : 以上の論文すべての著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会