お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
研究会 開催スケジュール
技報閲覧サービス
[ログイン]
技報アーカイブ
    [Japanese] / [English] 
研究会名/開催地/テーマ  )→
 
講演検索  検索語:  /  範囲:題目 著者 所属 抄録 キーワード )→

すべての研究会開催スケジュール  (検索条件: すべての年度)

講演検索結果
 登録講演(開催プログラムが公開されているもの)  (日付・降順)
 18件中 1~18件目  /   
研究会 発表日時 開催地 タイトル・著者 抄録 資料番号
VLD, HWS
(併催)
2018-03-01
15:20
沖縄 沖縄県青年会館 モデルベース並列化(MBP)におけるハードウェア/ソフトウェア協調設計環境
柏原一輝本田晋也枝廣正人名大VLD2017-115
近年,車載システムの複雑化・高性能化が進んでいる一方で,開発者に求められる時間やコストの制約は依然厳しい.そこで,複雑な... [more] VLD2017-115
pp.157-162
VLD, HWS
(併催)
2018-03-01
16:00
沖縄 沖縄県青年会館 DNNの推論器向け高位合成用C記述の検討
岡本卓也山本椋太本田晋也名大VLD2017-116
今日,DNN は様々な分野で活用されている.組込みシステムの分野でもその需要は高く,省メモリかつリアルタイム性を考慮した... [more] VLD2017-116
pp.163-168
VLD, HWS
(併催)
2018-03-01
16:25
沖縄 沖縄県青年会館 FPGAを用いた組込みシステム向けDNNフレームワークの構想
山本椋太岡本卓也本田晋也名大)・趙 茜松本斗貴中本幸一兵庫県立大)・酒井 完青山哲也若林一敏NECVLD2017-117
DNN (Deep Neural Network) が様々な分野で利用され始めており,組込みシステム分野でも需要がある.... [more] VLD2017-117
pp.169-174
VLD, DC, IPSJ-SLDM
(連催)
ICD, CPM
(共催)
CPSY, RECONF
(併催) [詳細]
2015-12-03
13:45
長崎 長崎県勤労福祉会館 ARMアーキテクチャ向け命令サイクルの高速・高精度見積もり
佐藤 剛安藤友樹高田広章本田晋也松原 豊名大VLD2015-73 DC2015-69
本論文では, ARMアーキテクチャにおけるアプリケーション実行時間を高速かつ高精度に予測する手法について述べる.
組... [more]
VLD2015-73 DC2015-69
pp.231-236
VLD, DC, IPSJ-SLDM
(連催)
ICD, CPM
(共催)
CPSY, RECONF
(併催) [詳細]
2013-11-28
08:55
鹿児島 鹿児島県文化センター 割込み処理を考慮したシステムレベル設計手法
安藤友樹石田薫史本田晋也高田広章枝廣正人名大VLD2013-77 DC2013-43
本論文は,割込み処理を抽象化することで,デバイスとの間で入出力がある制御システムをシステムレベルで設計する手法を述べる.... [more] VLD2013-77 DC2013-43
pp.119-124
VLD, DC, IPSJ-SLDM
(連催)
ICD, CPM
(共催)
CPSY, RECONF
(併催) [詳細]
2013-11-28
10:25
鹿児島 鹿児島県文化センター ヘテロマルチプロセッサシステム向けプロセッサ間通信の自動合成
石田薫史安藤友樹本田晋也高田広章枝廣正人名大RECONF2013-50
本論文ではヘテロジニアス構成のマルチプロセッサSoC向けのプロセッサ間通信の自動合成手法を述べる.プロセッサコア内臓のF... [more] RECONF2013-50
pp.63-68
VLD, DC, IPSJ-SLDM
(連催)
ICD, CPM
(共催)
CPSY, RECONF
(併催) [詳細]
2012-11-26
10:30
福岡 九州大学百年講堂 組込みシステムのアーキテクチャ探索における性能ボトルネック解析
安藤友樹名大/学振)・柴田誠也NEC)・本田晋也名大)・冨山宏之立命館大)・高田広章名大VLD2012-62 DC2012-28
本論文では,ソフトウェアとハードウェアが混在した組込みシステムのボトルネック部 分に対し,設計制約を満たすために必要な性... [more] VLD2012-62 DC2012-28
pp.19-24
RECONF 2012-05-29
16:45
沖縄 沖縄県男女共同参画センター 高位合成によるSTPエンジン及びFPGAへのAES/ADPCMの実装と評価
石田薫史柴田誠也安藤友樹本田晋也高田広章枝廣正人名大RECONF2012-14
SoCの専用ハードウェアの代替技術として注目を集める再構成技術の性能を確かめるため,動的再構成ハードウェアであるSTPエ... [more] RECONF2012-14
pp.77-82
VLD, DC, IPSJ-SLDM
(連催)
ICD, CPM
(共催)
CPSY, RECONF
(併催) [詳細]
2011-11-29
09:00
宮崎 ニューウェルシティ宮崎 システムレベル通信モデルにおけるFIFOベース通信チャネルの効率化機構と自動合成
湊 雅登安藤友樹柴田誠也名大)・木下智雄ソリトンシステムズ)・本田晋也高田広章名大VLD2011-67 DC2011-43
既存のシステムレベル設計ツールSystemBuilderで定義されるデータ通信モデルにおいて,FIFOベースの通信チャネ... [more] VLD2011-67 DC2011-43
pp.91-96
RECONF 2011-09-27
09:00
愛知 名古屋大学(NCES) マルチプロセッサ対応システムレベル設計環境SystemBuilderを用いたFPGA向け設計事例
柴田誠也安藤友樹本田晋也名大)・冨山宏之立命館大)・高田広章名大RECONF2011-32
本論文では,我々がこれまで開発してきた,FPGA向け組込みマルチプロセッサシステムの設計を効率化するためのシステムレベル... [more] RECONF2011-32
pp.57-62
DC, CPSY, IPSJ-SLDM, IPSJ-EMB
(共催)
2009-03-06
11:15
新潟 佐渡島開発総合センター トレースログ可視化ツールの開発
後藤隼弐本田晋也長尾卓哉高田広章名大CPSY2008-100 DC2008-91
 [more] CPSY2008-100 DC2008-91
pp.73-78
DC, CPSY, IPSJ-SLDM, IPSJ-EMB
(共催)
2008-03-27
09:30
鹿児島 屋久島 離島総合開発センター マルチプロセッサRTOS対応シミュレーション環境の機能拡張と効率化
相庭裕史柴田誠也古川貴士本田晋也冨山宏之高田広章名大DC2007-86 CPSY2007-82
我々は,マルチプロセッサシミュレーション環境の精度の向上と高速化を行った.
本研究で対象としたマルチプロセッサシミュレ... [more]
DC2007-86 CPSY2007-82
pp.13-18
DC, CPSY, IPSJ-SLDM, IPSJ-EMB
(共催)
2008-03-27
11:15
鹿児島 屋久島 離島総合開発センター 関数レベル並列性を活用した動作記述分割手法
原 祐子冨山宏之本田晋也高田広章石井克哉名大DC2007-90 CPSY2007-86
本論文では,大規模動作記述プログラムからハードウェアを効率良く生成する動作合成手法を提案する.本提案手法は,いくつかの並... [more] DC2007-90 CPSY2007-86
pp.37-42
DC, CPSY, IPSJ-SLDM, IPSJ-EMB
(共催)
2008-03-27
13:20
鹿児島 屋久島 離島総合開発センター 車載センサのネットワーク化を実現するハードウェアの提案と評価
河合智之本田晋也冨山宏之高田広章名大)・石原秀昭鈴木亨市手嶋芳徳松岡俊彦山田健二デンソーDC2007-93 CPSY2007-89
本研究では,車載センサを直接ネットワークに接続した構成において,リアルタイム性の確保を実現するハードウェアを提案した.提... [more] DC2007-93 CPSY2007-89
pp.55-60
DC, CPSY, IPSJ-SLDM, IPSJ-EMB
(共催)
2008-03-28
14:20
鹿児島 屋久島 離島総合開発センター タスク優先度を考慮した時間保護スケジューリングアルゴリズム
松原 豊本田晋也冨山宏之高田広章名大DC2007-113 CPSY2007-109
本論文では,複数の組込みリアルタイムアプリケーションが動作するシングルプ
ロセッサシステム向けに,アプリケーション毎の... [more]
DC2007-113 CPSY2007-109
pp.173-178
VLD, ICD
(共催)
2008-03-06
14:40
沖縄 沖縄県男女共同参画センター システムレベル設計環境SystemBuilderを用いたMPEG4デコーダの設計事例
柴田誠也本田晋也冨山宏之高田広章名大VLD2007-151 ICD2007-174
本論文ではシステムレベル設計環境を用いた,動作レベル記述からのMPEG4 デコーダシステム設計事例について述べる.我々が... [more] VLD2007-151 ICD2007-174
pp.43-48
ICD, VLD
(共催)
2006-03-09
13:10
沖縄 メルパルク沖縄 メモリ配置最適化によるウェイ予測キャッシュの低消費電力化
今井陽平本田晋也冨山宏之高田広章名大
 [more] VLD2005-114 ICD2005-231
pp.37-42
VLD, ICD
(共催)
2005-03-10
- 2005-03-11
沖縄 メルパルク沖縄 動作合成のプロセッサ設計への適用
二浦尾晃司高田広章冨山宏之本田晋也名大
 [more] VLD2004-140 ICD2004-236
pp.19-24
 18件中 1~18件目  /   
ダウンロード書式の初期値を指定してください NEW!!
テキスト形式 pLaTeX形式 CSV形式 BibTeX形式
著作権について : 以上の論文すべての著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会