電子情報通信学会 研究会発表申込システム
研究会 開催スケジュール
技報閲覧サービス
技報オンライン
‥‥ (ESS/通ソ/エレソ/ISS)
技報アーカイブ
‥‥ (エレソ/通ソ)
    [Japanese] / [English] 
研究会名/開催地/テーマ  )→
 
講演検索  検索語:  /  範囲:題目 著者 所属 抄録 キーワード )→

すべての研究会開催スケジュール  (すべての年度)

講演検索結果
 登録講演(開催プログラムが公開されているもの)  (日付・降順)
 11件中 1~11件目  /   
研究会 発表日時 開催地 タイトル・著者 抄録 資料番号
RCS, NS
(併催)
2018-12-21
09:50
広島 尾道市民会館 LoRaWAN CSS変調方式におけるシミュレーションおよび実験による伝送特性評価とその応用事例について
阿部京華村松大成中島圭吾田口三峰山口一弘松江英明公立諏訪東京理科大)・井口敦司イデアシステム)・廣島 佑大井電気
LoRaWANシステムにおけるCSS変調方式についてシミュレーションモデルを構築し,AWGN環境下において符号誤り率特性... [more] RCS2018-233
pp.83-87
SDM, ICD
(共催)
2011-08-25
09:00
富山 富山県民会館 3次元型トランジスタを用いた各種回路構成の論理回路のパターン面積の縮小効果の検討
小玉貴大渡辺重佳湘南工科大)・廣島 佑大井電気
 [more] SDM2011-71 ICD2011-39
pp.1-6
ICD 2009-12-14
13:30
静岡 静岡大学(浜松) [ポスター講演]3次元トランジスタを用いたシステムLSIのパターン面積の見積もり
廣島 佑渡辺重佳湘南工科大
FinFET,ダブルゲートなどの各種3次元トランジスタを用いて,代表的な論理回路である全加算器をNAND等の基本回路のみ... [more] ICD2009-78
pp.13-18
VLD 2009-03-13
15:15
沖縄 沖縄県男女共同参画センター 各種3次元トランジスタを用いたシステムLSIのパターン面積縮小法
廣島 佑渡辺重佳湘南工科大
FinFET,ダブルゲートなどの各種3次元トランジスタを用いて,代表的な論理回路である全加算器をNAND等の基本回路のみ... [more] VLD2008-167
pp.243-248
ICD, SDM
(共催)
2008-07-17
15:30
東京 機械振興会館 独立したゲートを持つスタック型3次元トランジスタによるシステムLSIの設計法
廣島 佑渡辺重佳湘南工科大
 [more] SDM2008-137 ICD2008-47
pp.53-58
SDM 2008-03-14
16:15
東京 機械振興会館 独立したゲートを持つダブルゲートトランジスタを用いたLSIの新設計法
廣島 佑岡本恵介渡辺重佳湘南工科大
 [more] SDM2007-279
pp.33-38
VLD, ICD
(共催)
2008-03-07
16:10
沖縄 沖縄県男女共同参画センター 独立したゲートを持つダブルゲートトランジスタを用いたシステムLSIの新レイアウト設計法
廣島 佑岡本恵介小泉圭輔渡辺重佳湘南工科大
FinFET以上の高密度化が実現できる独立したゲートを持つダブルゲートトランジスタの新しいレイアウト法を提案した.最初に... [more] VLD2007-168 ICD2007-191
pp.69-74
VLD, ICD
(共催)
2008-03-07
16:35
沖縄 沖縄県男女共同参画センター 独立したゲートを持つスタック型3次元トランジスタを用いたシステムLSIの高密度設計法
廣島 佑岡本恵介小泉圭輔渡辺重佳湘南工科大
独立したゲートを持つダブルゲートトランジスタと,スタック型3次元トランジスタの特徴を併せ持つ独立したゲートを持つスタック... [more] VLD2007-169 ICD2007-192
pp.75-80
VLD, ICD
(共催)
2008-03-07
17:00
沖縄 沖縄県男女共同参画センター 3次元型トランジスタFinFETによるLSIの高密度設計法 ~ CMOSセルライブラリを用いたパターン面積の縮小効果の検討 ~
岡本恵介小泉圭輔廣島 佑渡辺重佳湘南工科大
3次元型トランジスタを用いたシステムLSI設計法、特に素子領域のパターン面積の縮小効果について検討した(検討したモチーフ... [more] VLD2007-170 ICD2007-193
pp.81-86
ICD, SDM
(共催)
2007-08-24
13:50
北海道 北見工業大学 3次元型トランジスタFinFETによるLSIの高密度設計法 ~ CMOSセルライブラリを用いたパターン面積の縮小効果の検討 ~
岡本恵介小泉圭輔廣島 佑渡辺重佳湘南工科大
3次元型トランジスタを用いたシステムLSI設計法、特に素子領域のパターン面積の縮小効果について検討した(検討したモチーフ... [more] SDM2007-163 ICD2007-91
pp.119-124
ICD, SDM
(共催)
2007-08-24
14:15
北海道 北見工業大学 3次元型トランジスタFinFETを用いたDTMOS(FinFET型DTMOS)によるシステムLSIの高密度設計法 ~ パターン面積の縮小効果の見積もり ~
廣島 佑渡辺重佳岡本恵介小泉圭輔湘南工科大
しきい値電圧を動的に変化させるDTMOSを、3次元型トランジスタFinFETを用いて実現した場合のシステムLSI設計法、... [more] SDM2007-164 ICD2007-92
pp.125-130
 11件中 1~11件目  /   
ダウンロード書式の初期値を指定してください NEW!!
テキスト形式 pLaTeX形式 CSV形式 BibTeX形式


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会