お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
研究会 開催スケジュール
技報閲覧サービス
[ログイン]
技報アーカイブ
    [Japanese] / [English] 
研究会名/開催地/テーマ  )→
 
講演検索  検索語:  /  範囲:題目 著者 所属 抄録 キーワード )→

すべての研究会開催スケジュール  (検索条件: すべての年度)

講演検索結果
 登録講演(開催プログラムが公開されているもの)  (日付・降順)
 16件中 1~16件目  /   
研究会 発表日時 開催地 タイトル・著者 抄録 資料番号
CPSY, IPSJ-ARC
(連催)
DC
(併催) [詳細]
2018-08-01
18:30
熊本 熊本市国際交流会館 省電力型不揮発FFを用いた粗粒度再構成可能アクセラレータ
池添赳治天野英晴慶大)・赤池純也宇佐美公良工藤 優芝浦工大)・平賀啓三周藤悠介屋上公二郎ソニーセミコンダクタソリューションズCPSY2018-32
 [more] CPSY2018-32
pp.229-234
VLD, HWS
(併催)
2018-03-02
10:30
沖縄 沖縄県青年会館 Verify機能を備えた不揮発性フリップフロップの再構成アクセラレータCool Mega-Arrayへの適用とエネルギー評価
赤池純也宇佐美公良工藤 優芝浦工大)・天野英晴池添赳治慶大)・平賀啓三周藤悠介屋上公二郎ソニーセミコンダクタソリューションズVLD2017-122
フリップフロップの消費電力を低減するための手法として、不揮発性素子である磁気トンネル接合(Magnetic Tunnel... [more] VLD2017-122
pp.199-204
VLD 2017-03-01
14:25
沖縄 沖縄県青年会館 ストア/リストア分離型不揮発性フリップフロップにおけるパワーゲーティング技術の有効性評価
工藤 優宇佐美公良芝浦工大VLD2016-103
本稿では不揮発性パワーゲーティングを実現するために必要な不揮発性フリップフロップ回路(NVFF)について議論する。従来の... [more] VLD2016-103
pp.7-12
VLD, CAS, MSS, SIP
(共催)
2016-06-17
09:50
青森 弘前市立観光館 不揮発性素子MTJを適用したスタンダードセルメモリ回路の設計と評価
赤池純也工藤 優宇佐美公良芝浦工大CAS2016-19 VLD2016-25 SIP2016-53 MSS2016-19
近年、携帯情報端末の普及により、高性能化かつバッテリーの長持ちする製品が求められるようになってきた。そこで本研究では、不... [more] CAS2016-19 VLD2016-25 SIP2016-53 MSS2016-19
pp.103-108
VLD 2016-03-01
17:05
沖縄 沖縄県青年会館 薄膜BOX-SOIと基板バイアス制御を用いた低消費電力スタンダードセルメモリの検討
吉田有佑工藤 優宇佐美公良芝浦工大VLD2015-130
近年、環境発電やセンサーノードが注目され、低消費電力、超低電圧で動作可能なメモリが求められている。しかし、従来のSRAM... [more] VLD2015-130
pp.111-116
VLD, DC, IPSJ-SLDM
(連催)
ICD, CPM
(共催)
CPSY, RECONF
(併催) [詳細]
2015-12-02
16:20
長崎 長崎県勤労福祉会館 細粒度パワーゲーティングにおける仮想グランド線自動検知によるスリープ制御手法の評価
工藤 優宇佐美公良芝浦工大VLD2015-57 DC2015-53
本稿では細粒度パワーゲーティングにおけるリークモニタ回路を用いたスリープ制御手法について議論する。この手法はパワースイッ... [more] VLD2015-57 DC2015-53
pp.129-134
VLD, DC, IPSJ-SLDM
(連催)
ICD, CPM
(共催)
CPSY, RECONF
(併催) [詳細]
2013-11-28
10:25
鹿児島 鹿児島県文化センター 細粒度パワーゲーティングを実装したCPU”Geyser-3”の開発と温度に適応した電源遮断制御
宇佐美公良工藤 優松永健作小坂 翼鶴井敬大芝浦工大)・王 蔚涵天野英晴慶大)・坂本龍一並木美太郎東京農工大)・近藤正章電通大)・中村 宏東大VLD2013-80 DC2013-46
 [more] VLD2013-80 DC2013-46
pp.135-140
CPSY, VLD, RECONF
(共催)
IPSJ-SLDM
(連催) [詳細]
2013-01-16
15:00
神奈川 慶応義塾大学 日吉キャンパス パワースイッチ駆動回路の自動生成と実装設計における評価
宮内 誠工藤 優宇佐美公良芝浦工大VLD2012-116 CPSY2012-65 RECONF2012-70
 [more] VLD2012-116 CPSY2012-65 RECONF2012-70
pp.51-56
CPSY, VLD, RECONF
(共催)
IPSJ-SLDM
(連催) [詳細]
2013-01-16
16:00
神奈川 慶応義塾大学 日吉キャンパス オンチップ・リークモニタによるランタイム・パワーゲーティングの制御にむけた損益分岐点の評価
松永健作工藤 優芝浦工大)・太田雄也小西奈緒芝浦工大)・天野英晴慶大)・坂本龍一並木美太郎東京農工大)・宇佐美公良芝浦工大VLD2012-118 CPSY2012-67 RECONF2012-72
消費電力の削減技術のひとつであるランタイム・パワーゲーティングはリーク電力を低減させることができるが、スリープさせたとき... [more] VLD2012-118 CPSY2012-67 RECONF2012-72
pp.63-68
CPSY, VLD, RECONF
(共催)
IPSJ-SLDM
(連催) [詳細]
2013-01-16
17:00
神奈川 慶応義塾大学 日吉キャンパス 薄膜BOX-SOIにおける基板バイアス効果を利用した動的なマルチVth設計の検討
網代慎也工藤 優宇佐美公良芝浦工大VLD2012-120 CPSY2012-69 RECONF2012-74
薄膜BOX-SOI(Silicon on Thin BOX:SOTB)というFD-SOIデバイスは0.4Vという超低電圧... [more] VLD2012-120 CPSY2012-69 RECONF2012-74
pp.75-80
VLD, DC, IPSJ-SLDM
(連催)
ICD, CPM
(共催)
CPSY, RECONF
(併催) [詳細]
2012-11-28
13:50
福岡 九州大学百年講堂 仮想グランド線電圧の自動検出による細粒度パワーゲーティング制御
工藤 優宇佐美公良芝浦工大VLD2012-98 DC2012-64
本稿では、リーク電流による仮想グランド線のチャージアップ現象を利用した遅延素子を用いた細粒度パワーゲーティングへのスリー... [more] VLD2012-98 DC2012-64
pp.225-230
VLD, DC, IPSJ-SLDM
(連催)
ICD, CPM
(共催)
CPSY, RECONF
(併催) [詳細]
2012-11-28
14:30
福岡 九州大学百年講堂 超低電圧動作に向けたプロセッシングエレメントの消費エネルギーの実測と解析
安西祥生工藤 優太田裕也太田一輝宇佐美公良芝浦工大VLD2012-99 DC2012-65
65nmプロセスで設計されたプロセッシングエレメントの演算回路を超低電圧で動作させ、その際の遅延時間及び消費電力の実測を... [more] VLD2012-99 DC2012-65
pp.231-236
VLD 2012-03-07
15:15
大分 ビーコンプラザ 遺伝的プログラミングを用いたグラウンドバウンス低減にむけたパワースイッチ駆動回路生成の検討
宮内 誠工藤 優太田雄也宇佐美公良芝浦工大VLD2011-142
リーク電力を低減するパワーゲーティング技術には、グラウンドバウンスノイズが発生する問題がある。本研究では、各パワースイッ... [more] VLD2011-142
pp.133-138
VLD 2012-03-07
16:05
大分 ビーコンプラザ パワースイッチの基板電圧選択制御によるサブスレッショルド回路のリークエネルギー低減化
三橋 遼工藤 優太田雄也宇佐美公良芝浦工大VLD2011-144
リークエネルギーを低減する技術の一つであるパワーゲーティング(PG)は、挿入するパワースイッチ(PS)の閾値にリークエネ... [more] VLD2011-144
pp.145-150
VLD, DC, IPSJ-SLDM
(連催)
ICD, CPM
(共催)
CPSY, RECONF
(併催) [詳細]
2011-11-30
11:20
宮崎 ニューウェルシティ宮崎 トランジェントグリッチエネルギーを低減するパワーゲーティングの回路方式の検討
太田雄也工藤 優宇佐美公良芝浦工大VLD2011-90 DC2011-66
論理セル単位でパワーゲーティング(Power Gating,以下PG)を行う細粒度PGでは、スリープ状態への移行時と復帰... [more] VLD2011-90 DC2011-66
pp.221-226
VLD, DC, IPSJ-SLDM
(連催)
ICD, CPM
(共催)
CPSY, RECONF
(併催) [詳細]
2010-12-01
14:50
福岡 九州大学医学部百年講堂 超低電圧領域における最適加算器アーキテクチャの検討
小西奈緒工藤 優宇佐美公良芝浦工大VLD2010-81 DC2010-48
65nmプロセスにおいて論理合成したいくつかの24bit加算器アーキテクチャをレイアウトし、抽出した配線容量を用いて回路... [more] VLD2010-81 DC2010-48
pp.173-178
 16件中 1~16件目  /   
ダウンロード書式の初期値を指定してください NEW!!
テキスト形式 pLaTeX形式 CSV形式 BibTeX形式
著作権について : 以上の論文すべての著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会