お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
研究会 開催スケジュール
技報閲覧サービス
[ログイン]
技報アーカイブ
    [Japanese] / [English] 
研究会名/開催地/テーマ  )→
 
講演検索  検索語:  /  範囲:題目 著者 所属 抄録 キーワード )→

すべての研究会開催スケジュール  (検索条件: すべての年度)

講演検索結果
 登録講演(開催プログラムが公開されているもの)  (日付・降順)
 17件中 1~17件目  /   
研究会 発表日時 開催地 タイトル・著者 抄録 資料番号
RECONF 2023-08-04
14:55
北海道 函館アリーナ
(ハイブリッド開催,主:現地開催,副:オンライン開催)
ベイジアンネットワーク構造学習のための可塑性を備えたFPGAアクセラレータ
宮城竜大東大)・安戸僚汰京大)・佐野健太郎理研)・高瀬英希東大RECONF2023-15
ベイジアンネットワークは,離散確率変数内の不確実性を含む知識を表現するための強力なモデルである.ベイジアンネットワークを... [more] RECONF2023-15
pp.7-12
CPSY, DC
(共催)
IPSJ-ARC
(連催) [詳細]
2023-08-03
16:25
北海道 函館アリーナ
(ハイブリッド開催,主:現地開催,副:オンライン開催)
二重対角メッシュメモリネットワークにおけるルーティング手法の検討
織田雅史安戸僚汰高木直史京大CPSY2023-16 DC2023-16
次世代のメモリアーキテクチャとして,パケットスイッチ機能を有する3次元積層型メモリデバイス(通称,メモリキューブ)を利用... [more] CPSY2023-16 DC2023-16
pp.49-54
CPSY, DC
(共催)
IPSJ-ARC
(連催) [詳細]
2023-08-04
16:50
北海道 函館アリーナ
(ハイブリッド開催,主:現地開催,副:オンライン開催)
アニーリングマシンによるベイジアンネットワー ク構造学習のビット数削減手法
齊藤一希安戸僚汰髙木直史京大CPSY2023-24 DC2023-24
 [more] CPSY2023-24 DC2023-24
pp.94-99
DC, CPSY
(共催)
IPSJ-SLDM, IPSJ-EMB, IPSJ-ARC
(共催)
(連催) [詳細]
2023-03-23
14:55
鹿児島 天城町防災センター(徳之島)
(ハイブリッド開催,主:現地開催,副:オンライン開催)
配線長制限下での平均ホップ数および直径が最小のメモリキューブネットワーク
慶田 開安戸僚汰高木直史京大CPSY2022-36 DC2022-95
メモリ容量及び帯域幅の拡張のため,三次元積層メモリが用いられ始めている.三次元積層メモリを利用した次世代のメモリシステム... [more] CPSY2022-36 DC2022-95
pp.13-18
DC, CPSY
(共催)
IPSJ-SLDM, IPSJ-EMB, IPSJ-ARC
(共催)
(連催) [詳細]
2023-03-24
13:15
鹿児島 天城町防災センター(徳之島)
(ハイブリッド開催,主:現地開催,副:オンライン開催)
深層強化学習を用いた発見的二次無制約二値最適化ソルバーの学習
額見怜央安戸僚汰高木直史京大CPSY2022-46 DC2022-105
近年,深層強化学習を用いた組合せ最適化問題に関する探究的なアプローチにより,新たなアルゴリズムの発見が研究されている.本... [more] CPSY2022-46 DC2022-105
pp.72-76
DC, CPSY
(共催)
IPSJ-SLDM, IPSJ-EMB, IPSJ-ARC
(共催)
(連催) [詳細]
2023-03-25
13:40
鹿児島 天城町防災センター(徳之島)
(ハイブリッド開催,主:現地開催,副:オンライン開催)
Graph Pointer Network による行列TSP およびQAPの高速解法
飯田智子安戸僚汰高木直史京大CPSY2022-53 DC2022-112
組合せ最適化問題のなかで巡回セールスマン問題(TSP)および二次割り当て問題(QAP)のように解に順列を求める問題は実用... [more] CPSY2022-53 DC2022-112
pp.112-117
CPSY, DC
(共催)
IPSJ-SLDM, IPSJ-EMB, IPSJ-ARC
(共催)
(連催) [詳細]
2022-03-10
13:50
ONLINE オンライン開催 回線交換マルチFPGAシステムにおけるアプリケーションマッピングツールの実装
伊藤光平慶大)・安戸僚汰京大)・天野英晴慶大CPSY2021-48 DC2021-82
Flow-in-Cloud (FiC) は複数のFPGA を高速シリアルリンクで接続したシステムで, multi-acc... [more] CPSY2021-48 DC2021-82
pp.20-25
VLD, DC, IPSJ-SLDM, IPSJ-EMB
(連催)
CPSY, IPSJ-ARC
(連催)
CPM, ICD, IE
(共催)
RECONF
(併催) [詳細]
2018-12-07
09:00
広島 サテライトキャンパスひろしま 高スループットな相互結合網のためのスケーラブルな複数経路選択手法
河野隆太安戸僚汰松谷宏紀慶大)・鯉渕道紘NII)・天野英晴慶大CPSY2018-38
ビッグデータ処理などを目的とするデータセンタは大規模化の一途を辿っている。このような大規模データセンタにおけ... [more] CPSY2018-38
pp.11-16
CPSY, IPSJ-ARC
(連催)
DC
(併催) [詳細]
2018-07-31
16:15
熊本 熊本市国際交流会館 ルーティングアルゴリズムによる通信帯域の測定と理解
河野隆太安戸僚汰松谷宏紀慶大)・鯉渕道紘NII)・天野英晴慶大CPSY2018-23
ビッグデータ処理などを目的とするデータセンタは大規模化の一途を辿っている。このような大規模データセンタにおける要求レベル... [more] CPSY2018-23
pp.133-138
VLD, DC, IPSJ-SLDM, IPSJ-EMB
(連催)
CPSY, IPSJ-ARC
(連催)
CPM, ICD, IE
(共催)
RECONF
(併催) [詳細]
2017-11-08
09:00
熊本 くまもと県民交流館パレア ターンモデルベースの不規則網向けルーティング
河野隆太安戸僚汰松谷宏紀慶大)・鯉渕道紘NII)・天野英晴慶大CPSY2017-44
チップ内マルチコアシステムからスパコンシステムに至る様々な高性能計算システムにおいて, 計算ノードの数は増加の一途をたど... [more] CPSY2017-44
pp.23-28
COMP, ISEC
(共催)
2016-12-21
15:30
広島 広島大学 東広島キャンパス 法人本部棟4階会議室 ホストとスイッチから成る相互結合網の理論モデル
安戸僚汰慶大)・鯉渕道紘NII)・天野英晴慶大)・中野浩嗣広島大ISEC2016-79 COMP2016-40
 [more] ISEC2016-79 COMP2016-40
pp.51-58
CPSY, IPSJ-ARC
(連催)
DC
(併催) [詳細]
2016-08-10
18:00
長野 キッセイ文化ホール(松本) 非正則グラフによる低遅延相互結合網の検討
安戸僚汰慶大)・藤原一毅鯉渕道紘NII)・松谷宏紀天野英晴中村維男慶大CPSY2016-39
近年,相互結合網をグラフとしてモデル化し,ノード間平均距離の最適化問題を解くことによって低遅延な相互結合網を設計する手法... [more] CPSY2016-39
pp.281-286
VLD, CPSY, RECONF
(共催)
IPSJ-SLDM, IPSJ-ARC
(共催)
(連催) [詳細]
2016-01-20
16:10
神奈川 慶應義塾大学 日吉キャンパス 分散ルータによる高性能NoC
安戸僚汰松谷宏紀慶大)・鯉渕道紘NII)・天野英晴中村維男慶大VLD2015-95 CPSY2015-127 RECONF2015-77
半導体技術の微細化に付随して,エネルギーと遅延の双方で配線がボトルネックになる。我々は研究対象をNetworks-on-... [more] VLD2015-95 CPSY2015-127 RECONF2015-77
pp.149-154
ICD, CPSY
(共催)
2015-12-18
14:55
京都 京都工芸繊維大学 三次元積層チップにおける最大配線長制限下トポロジ最適化
中原 浩藤木大地蓼 誠一安戸僚汰河野隆太松谷宏紀慶大)・鯉渕道紘NII)・中野浩嗣広島大)・天野英晴慶大ICD2015-91 CPSY2015-104
Through Silicon Via(TSV) を代表とする三次元積層技術は, 半導体の微細化技術が難... [more] ICD2015-91 CPSY2015-104
pp.111-116
CPSY, IPSJ-ARC
(連催)
DC
(併催) [詳細]
2015-08-06
17:30
大分 ビーコンプラザ(別府) 三次元積層チップへの高性能既存トポロジレイアウト法
中原 浩安戸僚汰松谷宏紀慶大)・鯉渕道紘NII)・天野英晴慶大CPSY2015-43
近年,プロセッサ単体の性能向上の難化によってCMPの需要は高まってきている.CMPにおいて,チップ間の通信をネットワーク... [more] CPSY2015-43
pp.275-280
VLD, DC, IPSJ-SLDM
(連催)
ICD, CPM
(共催)
CPSY, RECONF
(併催) [詳細]
2014-11-28
09:40
大分 ビーコンプラザ(別府国際コンベンションセンター) トランスペアレントラッチを用いたNoC向け分散ルータアーキテクチャ
安戸僚汰松谷宏紀慶大)・鯉渕道紘NII)・天野英晴中村維男慶大CPSY2014-80
CMOS技術における微細化によって,電力・遅延の両面でNoCの影響が大きくなっていくが,特にリンクが占める配線遅延・電力... [more] CPSY2014-80
pp.45-50
VLD, DC, IPSJ-SLDM
(連催)
ICD, CPM
(共催)
CPSY, RECONF
(併催) [詳細]
2013-11-29
13:20
鹿児島 鹿児島県文化センター マーチングメモリスルータイプを用いたNoCルータ
安戸僚汰加賀美崇紘天野英晴慶大)・中瀬泰伸渡邊政志大石 司清水 徹ルネサス エレクトロニクス)・中村維男慶大CPSY2013-71
我々はメニーコアにおけるチップ内ネットワーク(Network-on- Chip, NoC)を低消費電力化する方法として,... [more] CPSY2013-71
pp.71-76
 17件中 1~17件目  /   
ダウンロード書式の初期値を指定してください NEW!!
テキスト形式 pLaTeX形式 CSV形式 BibTeX形式
著作権について : 以上の論文すべての著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会