お知らせ 研究会の開催と会場に参加される皆様へのお願い(2020年10月開催~)
電子情報通信学会 研究会発表申込システム
研究会 開催スケジュール
技報閲覧サービス
[ログイン]
技報アーカイブ
    [Japanese] / [English] 
研究会名/開催地/テーマ  )→
 
講演検索  検索語:  /  範囲:題目 著者 所属 抄録 キーワード )→

すべての研究会開催スケジュール  (すべての年度)

講演検索結果
 登録講演(開催プログラムが公開されているもの)  (日付・降順)
 41件中 1~20件目  /  [次ページ]  
研究会 発表日時 開催地 タイトル・著者 抄録 資料番号
CPSY, RECONF, VLD
(共催)
IPSJ-ARC, IPSJ-SLDM
(共催)
(連催) [詳細]
2021-01-25
09:25
ONLINE オンライン開催 ESSPER:高性能計算のためのスケーラブルかつ柔軟なFPGAクラスタシステムの開発
佐野健太郎上野知洋宮島敬明Jens Huthmann小柴篤史理研VLD2020-40 CPSY2020-23 RECONF2020-59
 [more] VLD2020-40 CPSY2020-23 RECONF2020-59
pp.7-12
CPSY, RECONF, VLD
(共催)
IPSJ-ARC, IPSJ-SLDM
(共催)
(連催) [詳細]
2021-01-25
09:50
ONLINE オンライン開催 FDTD法による音響シミュレーションのためのストリーム計算ハードウェアの設計と評価
多田大希北陸先端大)・上野知洋小柴篤史佐野健太郎理研)・河野隆太井口 寧北陸先端大VLD2020-41 CPSY2020-24 RECONF2020-60
FDTD(Finite Difference Time Domain)法は、電磁界解析や音響シミュレーションなどに広く使... [more] VLD2020-41 CPSY2020-24 RECONF2020-60
pp.13-18
CPSY, RECONF, VLD
(共催)
IPSJ-ARC, IPSJ-SLDM
(共催)
(連催) [詳細]
2021-01-25
10:15
ONLINE オンライン開催 高性能計算のための高速フーリエ変換のFPGA実装と評価
宮島敬明上野知洋佐野健太郎理研VLD2020-42 CPSY2020-25 RECONF2020-61
 [more] VLD2020-42 CPSY2020-25 RECONF2020-61
pp.19-24
RECONF 2020-09-10
13:55
ONLINE オンライン開催 Stratix 10 FPGAクラスタにおける格子ボルツマン法のパイプライン並列化と性能評価
小柴篤史上野知洋佐野健太郎理研RECONF2020-20
我々はハイエンドFPGAであるIntel Stratix 10を用いたFPGAクラスタの研究開発および大規模計算の高速化... [more] RECONF2020-20
pp.7-12
IPSJ-SLDM, IPSJ-ARC
(共催)
RECONF, VLD, CPSY
(共催)
(連催) [詳細]
2020-01-22
11:25
神奈川 慶応義塾大学 日吉キャンパス 来往舎 ベクトルプロセッサからFPGAへのタスクオフロードに関する一考察
土方康平東北大)・上野知洋理研)・江川隆輔滝沢寛之東北大)・佐野健太郎理研VLD2019-55 CPSY2019-53 RECONF2019-45
本論文は,ベクトル計算機であるNEC SX-Aurora TSUBASA (SX-AT)に搭載されるベクトルプロセッサ,... [more] VLD2019-55 CPSY2019-53 RECONF2019-45
pp.7-11
RECONF 2019-09-20
10:40
福岡 北九州国際会議場 Multi-threaded High-Level Synthesis for Bandwidth-intensive Applications
Jens HuthmannAuter PodobasTakaaki MiyajimaAtsushi KoshibaKentaro SanoRIKENRECONF2019-30
 [more] RECONF2019-30
pp.51-56
RECONF 2019-05-09
13:00
東京 東工大蔵前会館 RDMAを用いた密結合FPGAクラスタのメモリ間通信性能
上野知洋佐野健太郎理研)・土方康平滝沢寛之東北大RECONF2019-2
本研究ではトーラスネットワークとして実現されるFPGAクラスタ上の集団通信性能の見積りを行う。計算性能と電力効率の両方に... [more] RECONF2019-2
pp.7-10
IPSJ-SLDM, IPSJ-ARC
(共催)
RECONF, VLD, CPSY
(共催)
(連催) [詳細]
2019-01-31
13:35
神奈川 慶応義塾大学 日吉キャンパス 来往舎 データフロー型計算アプリケーション用DMACの高位合成による自動設計
木田智大川俣裕一柴田裕一郎長崎大)・佐野健太郎理研VLD2018-87 CPSY2018-97 RECONF2018-61
本論文では,FPGAクラスタ上で計算アプリケーションに応じてデータフローマシンを構築可能な計算機システムにおいて,計算ア... [more] VLD2018-87 CPSY2018-97 RECONF2018-61
pp.95-99
IPSJ-SLDM, IPSJ-ARC
(共催)
RECONF, VLD, CPSY
(共催)
(連催) [詳細]
2019-01-31
15:05
神奈川 慶応義塾大学 日吉キャンパス 来往舎 FPGA上での部分再構成を使用したストリーム向けクロスバの実装と検証
川俣裕一木田智大柴田裕一郎長崎大)・佐野健太郎理研VLD2018-90 CPSY2018-100 RECONF2018-64
本論文では, 複数の FPGA を用いるマルチ FPGA クラスタ計算システムにおいて, 部分再構成を用いたネットワーク... [more] VLD2018-90 CPSY2018-100 RECONF2018-64
pp.113-118
IPSJ-SLDM, IPSJ-ARC
(共催)
RECONF, VLD, CPSY
(共催)
(連催) [詳細]
2019-01-31
15:55
神奈川 慶応義塾大学 日吉キャンパス 来往舎 Lattice-Boltzmann MethodのIntel Programmable Accelerator Cardへの実装と評価
宮島敬明上野知洋佐野健太郎理研VLD2018-92 CPSY2018-102 RECONF2018-66
我々は複数の FPGA を用いた高性能ストリーム計算のための共通プラットフォームの構築を目指し、研究開発を行っている。 ... [more] VLD2018-92 CPSY2018-102 RECONF2018-66
pp.125-130
VLD, DC, IPSJ-SLDM, IPSJ-EMB
(連催)
CPSY, IPSJ-ARC
(連催)
CPM, ICD, IE
(共催)
RECONF
(併催) [詳細]
2018-12-06
14:25
広島 サテライトキャンパスひろしま ロボット制御アルゴリズムのFPGAへの実装
髙木雄介渡邊 実静岡大)・佐野健太郎理研RECONF2018-44
 [more] RECONF2018-44
pp.55-60
RECONF 2018-09-18
10:25
福岡 LINE Fukuokaカフェスペース 大規模FPGAクラスタのためのRDMA通信機構
上野知洋理研)・土方康平東北大)・佐野健太郎理研RECONF2018-28
本論文では,複数のFPGAノードを接続した計算機ネットワークにおいて,高スループットかつ低レイテンシのRemote Di... [more] RECONF2018-28
pp.49-54
IPSJ-ARC, IPSJ-SLDM
(共催)
VLD, CPSY, RECONF
(共催)
(連催) [詳細]
2018-01-18
15:35
神奈川 慶應義塾大学 日吉キャンパス 来往舎 ロボット制御アルゴリズムのFPGAによる専用ハードウェア実装と評価
安孫子 愼長洲航平佐野健太郎東北大VLD2017-72 CPSY2017-116 RECONF2017-60
高放射線量の廃炉現場といった過酷な環境下では, 人間が作業を行うことは危険であり困難であるため, 人間に代わりロボットを... [more] VLD2017-72 CPSY2017-116 RECONF2017-60
pp.59-63
IPSJ-ARC, IPSJ-SLDM
(共催)
VLD, CPSY, RECONF
(共催)
(連催) [詳細]
2018-01-18
16:35
神奈川 慶應義塾大学 日吉キャンパス 来往舎 密結合FPGAクラスタのための直接網の設計と評価
田中大智Antoniette Mondigo佐野健太郎山本 悟東北大VLD2017-74 CPSY2017-118 RECONF2017-62
FPGAを用いた高性能計算システムの実現には、専用の通信網によりFPGAを相互に接続した密結合FPGAクラスタが有望であ... [more] VLD2017-74 CPSY2017-118 RECONF2017-62
pp.71-76
IPSJ-ARC, IPSJ-SLDM
(共催)
VLD, CPSY, RECONF
(共催)
(連催) [詳細]
2018-01-19
14:50
神奈川 慶應義塾大学 日吉キャンパス 来往舎 FPGAによるデータフロー計算機におけるハードウェア資源割当て最適化
長洲航平佐野健太郎東北大VLD2017-85 CPSY2017-129 RECONF2017-73
FPGA (Field Programmable Gate Array) 向けのデータフローに基づくストリーム計算ハード... [more] VLD2017-85 CPSY2017-129 RECONF2017-73
pp.145-150
CPSY, DC, IPSJ-ARC
(連催)
RECONF
(併催) [詳細]
2017-05-23
11:30
北海道 登別温泉第一滝本館 浮動小数点DSP搭載FPGAを利用したストリーム計算に基づく高性能多体問題シミュレーション専用計算機
安孫子 愼佐野健太郎上野知洋東北大RECONF2017-17
浮動小数点DSP を搭載したFPGA の登場により, 従来と比べて高性能かつ低消費電力の数値計算への期待が高まっている.... [more] RECONF2017-17
pp.87-92
RECONF 2016-05-19
14:35
神奈川 富士通研究所 FPGAによる流体専用並列計算機の実効メモリ帯域と計算性能評価
田中大智佐野健太郎山本 悟東北大RECONF2016-9
 [more] RECONF2016-9
pp.41-46
VLD, CPSY, RECONF
(共催)
IPSJ-SLDM, IPSJ-ARC
(共催)
(連催) [詳細]
2016-01-20
14:40
神奈川 慶應義塾大学 日吉キャンパス ストリーム計算ハードウェアコンパイラSPGenを用いたFPGA津波シミュレータの開発
長洲航平佐野健太郎東北大)・河野郁也中里直人会津大VLD2015-92 CPSY2015-124 RECONF2015-74
Method Of Splitting Tsunami (MOST) は浅水方程式の数値解法であり,津波の伝搬シミュレー... [more] VLD2015-92 CPSY2015-124 RECONF2015-74
pp.131-136
CPSY, IPSJ-ARC
(連催)
2015-10-08
10:00
千葉 幕張メッセ ROS準拠FPGAコンポーネントを用いた遠隔制御ロボットカー
山科和史大川 猛宇都宮大)・佐野健太郎長洲航平田中大智東北大)・大津金光横田隆史宇都宮大CPSY2015-54
近年,ロボット技術の発展はめざましく高機能化が進んでいる。
なかでも、自律制御の必要な災害救助ロボットのようなロボット... [more]
CPSY2015-54
p.49
RECONF 2015-06-20
17:15
京都 京都大学 階層的モジュール設計を可能とするストリーム計算コア高位合成コンパイラ
佐野健太郎伊藤 涼菅原啓介山本 悟東北大RECONF2015-29
FPGA による専用ハードウェアは低電力・高性能計算を実現する有望な手段として期待されているものの、FPGA を効率良く... [more] RECONF2015-29
pp.159-164
 41件中 1~20件目  /  [次ページ]  
ダウンロード書式の初期値を指定してください NEW!!
テキスト形式 pLaTeX形式 CSV形式 BibTeX形式
著作権について : 以上の論文すべての著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会