研究会 |
発表日時 |
開催地 |
タイトル・著者 |
抄録 |
資料番号 |
VLD, DC, IPSJ-SLDM (連催) ICD, CPM (共催) CPSY, RECONF (併催) [詳細] |
2013-11-28 09:20 |
鹿児島 |
鹿児島県文化センター |
分離度フィルタのFPGA実装におけるハードウェア量と検出精度のトレードオフ ○濱村甚平・土肥慶亮・柴田裕一郎・小栗 清(長崎大) RECONF2013-48 |
本稿では、FPGAによる分離度フィルタの実装に必要なハードウェア量を削減する方法を3つ提案し、それに伴う検出精度の変化を... [more] |
RECONF2013-48 pp.51-56 |
VLD, DC, IPSJ-SLDM (連催) ICD, CPM (共催) CPSY, RECONF (併催) [詳細] |
2013-11-28 10:00 |
鹿児島 |
鹿児島県文化センター |
クリティカルパス長最小化を目的とした整数計画法に基づくPLD配置配線手法 ○西山大樹・稲木雅人・永山 忍・若林真一(広島市大) RECONF2013-49 |
本稿では,プログラマブル論理デバイス(PLD)を対象としたテクノロジマッピングおよび配置配線の整数計画法に基づく厳密解法... [more] |
RECONF2013-49 pp.57-62 |
VLD, DC, IPSJ-SLDM (連催) ICD, CPM (共催) CPSY, RECONF (併催) [詳細] |
2013-11-28 10:25 |
鹿児島 |
鹿児島県文化センター |
ヘテロマルチプロセッサシステム向けプロセッサ間通信の自動合成 ○石田薫史・安藤友樹・本田晋也・高田広章・枝廣正人(名大) RECONF2013-50 |
本論文ではヘテロジニアス構成のマルチプロセッサSoC向けのプロセッサ間通信の自動合成手法を述べる.プロセッサコア内臓のF... [more] |
RECONF2013-50 pp.63-68 |
VLD, DC, IPSJ-SLDM (連催) ICD, CPM (共催) CPSY, RECONF (併催) [詳細] |
2013-11-28 11:05 |
鹿児島 |
鹿児島県文化センター |
[招待講演]VLSIの信頼性を向上させる再構成可能アーキテクチャ ○尾上孝雄・橋本昌宜(阪大)・密山幸男(高知工科大)・Dawood Alnajjar・郡浦宏明(阪大) VLD2013-87 CPM2013-122 ICD2013-99 CPSY2013-63 DC2013-53 RECONF2013-51 |
近年,VLSIの正常動作を保証する信頼性確保が,医療,金融,航空宇宙などの,いわゆるミッション・クリティカルな応用分野で... [more] |
VLD2013-87 CPM2013-122 ICD2013-99 CPSY2013-63 DC2013-53 RECONF2013-51 p.183(VLD), p.81(CPM), p.81(ICD), p.27(CPSY), p.183(DC), p.69(RECONF) |
VLD, DC, IPSJ-SLDM (連催) ICD, CPM (共催) CPSY, RECONF (併催) [詳細] |
2013-11-28 13:20 |
鹿児島 |
鹿児島県文化センター |
SOTBを用いた低電力リコンフィギャラブルアクセラレータの実チップ評価 ○蘇 洪亮・天野英晴(慶大) RECONF2013-52 |
[more] |
RECONF2013-52 pp.71-76 |
VLD, DC, IPSJ-SLDM (連催) ICD, CPM (共催) CPSY, RECONF (併催) [詳細] |
2013-11-28 13:45 |
鹿児島 |
鹿児島県文化センター |
SOTBトランジスタを用いた最初のFlex Power FPGAチップの評価 ○馬 超(産総研/明大)・日置雅和(産総研)・河並 崇(金沢工大)・小笠原泰弘・中川 格・関川敏弘(産総研)・堤 利幸(産総研/明大)・小池汎平(産総研) RECONF2013-53 |
Flex Power FPGAは、ボディバイアス技術を利用して、FPGAの各回路ブロックのしきい値電圧をプログラムするこ... [more] |
RECONF2013-53 pp.77-82 |
VLD, DC, IPSJ-SLDM (連催) ICD, CPM (共催) CPSY, RECONF (併催) [詳細] |
2013-11-28 14:10 |
鹿児島 |
鹿児島県文化センター |
差分光再構成型ゲートアレイの放射線耐性向上実装手法 ○瀬尾真人・渡邊 実(静岡大) RECONF2013-54 |
[more] |
RECONF2013-54 pp.83-86 |
VLD, DC, IPSJ-SLDM (連催) ICD, CPM (共催) CPSY, RECONF (併催) [詳細] |
2013-11-28 14:35 |
鹿児島 |
鹿児島県文化センター |
再構成デバイスMPLDの配置配線ツールを用いたアーキテクチャ評価 ○山下智也・稲木雅人・谷川一哉・弘中哲夫(広島市大)・石黒 隆(太陽誘電) RECONF2013-55 |
本稿では再構成デバイスMPLD における再構成部の構造の検討を配置配線ツールを用いて行う.この検討
の目的は,大きな論... [more] |
RECONF2013-55 pp.87-92 |
VLD, DC, IPSJ-SLDM (連催) ICD, CPM (共催) CPSY, RECONF (併催) [詳細] |
2013-11-28 10:30 |
鹿児島 |
鹿児島県文化センター |
並列インデックス生成器の合成アルゴリズムについて ○松永裕介(九大) VLD2013-88 DC2013-54 |
インデックス生成関数とは,与えられた入力ベクタが既に登録されたものであるかを調べ,もし登録されていた場合にはそのインデッ... [more] |
VLD2013-88 DC2013-54 pp.203-208 |
VLD, DC, IPSJ-SLDM (連催) ICD, CPM (共催) CPSY, RECONF (併催) [詳細] |
2013-11-28 10:55 |
鹿児島 |
鹿児島県文化センター |
GPGPUを用いたVLSIチップ熱解析の一手法 ○大村 崇・林 磊・孟 林・福井正博(立命館大) VLD2013-89 DC2013-55 |
VLSI回路の発熱は性能や信頼性の低下に影響を及ぼすため,熱解析が重要である.そのため,熱解析シミュレーションが用いられ... [more] |
VLD2013-89 DC2013-55 pp.209-214 |
VLD, DC, IPSJ-SLDM (連催) ICD, CPM (共催) CPSY, RECONF (併催) [詳細] |
2013-11-28 11:20 |
鹿児島 |
鹿児島県文化センター |
データ並列性を有するタスクに対するリストスケジューリング・アルゴリズム ○劉 陽・谷口一徹・冨山宏之・孟 林(立命館大) VLD2013-90 DC2013-56 |
[more] |
VLD2013-90 DC2013-56 pp.215-220 |
VLD, DC, IPSJ-SLDM (連催) ICD, CPM (共催) CPSY, RECONF (併催) [詳細] |
2013-11-28 13:20 |
鹿児島 |
鹿児島県文化センター |
組込みプロセッサに仕掛けられたハードウェアトロイに関する研究 ○塚田靖史・板屋修平・熊木武志(立命館大)・吉川雅弥(名城大)・藤野 毅(立命館大) CPSY2013-64 |
近年,ハードウェアトロイの脅威とその対策についての研究が活発化している.
ハードウェアトロイとは,LSIテロリストの手... [more] |
CPSY2013-64 pp.29-34 |
VLD, DC, IPSJ-SLDM (連催) ICD, CPM (共催) CPSY, RECONF (併催) [詳細] |
2013-11-28 13:45 |
鹿児島 |
鹿児島県文化センター |
GPUを用いた3次元FDTD法による電磁界シミュレーションの高速な可視化処理の実装 ○青木宏太・土肥慶亮・柴田裕一郎・小栗 清・藤本孝文(長崎大) CPSY2013-65 |
本稿では、GPUを用いた3次元FDTD法による電磁界シミュレーションの高速な可視化処理の実装、評価を行う。シミュレーショ... [more] |
CPSY2013-65 pp.35-40 |
VLD, DC, IPSJ-SLDM (連催) ICD, CPM (共催) CPSY, RECONF (併催) [詳細] |
2013-11-28 14:10 |
鹿児島 |
鹿児島県文化センター |
TinyCSE:教育用小型計算機システム ○中村亮介・中野浩嗣・伊藤靖朗(広島大) CPSY2013-66 |
[more] |
CPSY2013-66 pp.41-45 |
VLD, DC, IPSJ-SLDM (連催) ICD, CPM (共催) CPSY, RECONF (併催) [詳細] |
2013-11-29 08:30 |
鹿児島 |
鹿児島県文化センター |
データマイニング手法によるバーンインテスト結果予測の検討 ○野々山 聡・佐藤康夫・梶原誠司(九工大)・中村芳行(ルネサス エレクトロニクス) VLD2013-91 DC2013-57 |
[more] |
VLD2013-91 DC2013-57 pp.221-226 |
VLD, DC, IPSJ-SLDM (連催) ICD, CPM (共催) CPSY, RECONF (併催) [詳細] |
2013-11-29 08:55 |
鹿児島 |
鹿児島県文化センター |
遅延故障BIST向けLFSRシード生成法 ○本田太郎・大竹哲史(大分大) VLD2013-92 DC2013-58 |
本稿では,遅延故障に対するスキャンBIST向けのLFSRシード生成法を提案する.従来のシード生成法では,故障を検出するテ... [more] |
VLD2013-92 DC2013-58 pp.227-231 |
VLD, DC, IPSJ-SLDM (連催) ICD, CPM (共催) CPSY, RECONF (併催) [詳細] |
2013-11-29 09:20 |
鹿児島 |
鹿児島県文化センター |
論理BISTにおけるスキャンイン電力制御回路のTEG評価について ○加藤隆明・喜納 猛・三宅庸資・佐藤康夫・梶原誠司(九工大) VLD2013-93 DC2013-59 |
スキャンベースの論理BISTでは高いテスト時電力の低減が課題となっている.しかしアプリケーション毎にその電力低減目標は異... [more] |
VLD2013-93 DC2013-59 pp.233-238 |
VLD, DC, IPSJ-SLDM (連催) ICD, CPM (共催) CPSY, RECONF (併催) [詳細] |
2013-11-29 09:45 |
鹿児島 |
鹿児島県文化センター |
RTL情報を用いた高品質遷移故障テスト生成法 ○中島寛之・大竹哲史(大分大) VLD2013-94 DC2013-60 |
大規模集積回路(VLSI)の微細化や高速化に伴い,遅延故障のテストが重要になっている.遅延故障とは,論理ゲートや配線の遅... [more] |
VLD2013-94 DC2013-60 pp.239-244 |
VLD, DC, IPSJ-SLDM (連催) ICD, CPM (共催) CPSY, RECONF (併催) [詳細] |
2013-11-29 10:25 |
鹿児島 |
鹿児島県文化センター |
高位合成のループパイプライン化におけるフォワーディングユニット生成技術 ○日下部真吾・外山知人・瀬戸謙修(東京都市大) VLD2013-95 DC2013-61 |
高位合成におけるループパイプライン化では開始間隔の削減が重要であるが、実行前に依存関係が発生するか否か判定できないメモリ... [more] |
VLD2013-95 DC2013-61 pp.245-249 |
VLD, DC, IPSJ-SLDM (連催) ICD, CPM (共催) CPSY, RECONF (併催) [詳細] |
2013-11-29 11:15 |
鹿児島 |
鹿児島県文化センター |
高位合成における制御回路の構成方法の定量的評価 ○祖父江亮哉(立命館大)・原 祐子(奈良先端大)・谷口一徹・冨山宏之(立命館大) VLD2013-96 DC2013-62 |
[more] |
VLD2013-96 DC2013-62 pp.257-262 |