お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
研究会 開催スケジュール
技報閲覧サービス
[ログイン]
技報アーカイブ
    [Japanese] / [English] 
研究会名/開催地/テーマ  )→
 
講演検索  検索語:  /  範囲:題目 著者 所属 抄録 キーワード )→

すべての研究会開催スケジュール  (検索条件: すべての年度)

講演検索結果
 登録講演(開催プログラムが公開されているもの)  (日付・降順)
 22件中 1~20件目  /  [次ページ]  
研究会 発表日時 開催地 タイトル・著者 抄録 資料番号
RECONF, VLD
(共催)
2024-01-29
17:00
神奈川 新川崎 創造のもり AIRBIC 会議室1~4
(ハイブリッド開催,主:現地開催,副:オンライン開催)
テスタ測定とデータ分析を考慮した評価チップ仕様導出例の紹介 ~ ラッチベース回路とフリップフロップベース回路の比較評価向け ~
谷本匡亮平賀啓三加藤俊彦別所和宏清水俊雅ソニーセミコンダクタソリューションズVLD2023-90 RECONF2023-93
同期式論理回路では,ラッチベース回路の低電力や高速動作特性でのフリップフロップベース回路に対する優位性がしばしば議論され... [more] VLD2023-90 RECONF2023-93
pp.59-64
VLD, DC, RECONF, ICD, IPSJ-SLDM
(連催)
(併催) [詳細]
2020-11-18
09:55
ONLINE オンライン開催 高速・高空間解像度CMOSイメージセンサのためのリングアンプを用いた列並列パイプラインADC
小嶋 隆東京理科大)・大高俊徳亀田裕介浜本隆之東京理科大VLD2020-28 ICD2020-48 DC2020-48 RECONF2020-47
高時間分解能と高空間解像度を両立して撮像できるCMOSイメージセンサは工場での検査や計測等で要求される.高速な撮像にはパ... [more] VLD2020-28 ICD2020-48 DC2020-48 RECONF2020-47
pp.101-105
SCE 2019-01-23
13:30
東京 機械振興会館 単一磁束量子ゲートレベルパイプラインマイクロプロセッサに向けた30GHzデータパスの開発
長岡一起名大)・畑中湧貴三菱電機)・松井裕一名大)・石田浩貴九大)・田中雅光佐野京佑山下太郎名大)・小野貴継井上弘士九大)・藤巻 朗名大SCE2018-30
我々はCMOSマイクロプロセッサを凌駕する高スループットを実現することを目的として、単一磁束量子(SFQ)マイクロプロセ... [more] SCE2018-30
pp.29-34
VLD, DC, IPSJ-SLDM, IPSJ-EMB
(連催)
CPSY, IPSJ-ARC
(連催)
CPM, ICD, IE
(共催)
RECONF
(併催) [詳細]
2017-11-07
10:55
熊本 くまもと県民交流館パレア MIMO-OFDM無線通信における信号分離のためのパイプライン型逆行列演算回路のアーキテクチャ検討
今川隆司立命館大)・池下貴大筒井 弘宮永喜一北大VLD2017-45 DC2017-51
無線通信の高速化を目的としたMIMO のストリーム数やOFDM のサブキャリア数の増加に伴って,信号分離に要する計算量が... [more] VLD2017-45 DC2017-51
pp.105-108
SCE 2017-08-09
14:35
愛知 名古屋大学(東山キャンパス) 単一磁束量子ゲートレベルパイプラインマイクロプロセッサに向けた要素回路設計
畑中湧貴松井裕一田中雅光佐野京佑藤巻 朗名大)・石田浩貴小野貴継井上弘士九大SCE2017-17
我々は CMOS マイクロプロセッサの性能を凌駕することを最終目的とし、高スループットな単一磁束 量子(RSFQ)マイク... [more] SCE2017-17
pp.37-42
ICD, CPSY
(共催)
2016-12-15
15:30
東京 東京工業大学 [ポスター講演]パイプライン型ADCにおけるゲインステージ用オペアンプの最適化に関する研究
藤浪大輔佐々木昌浩芝浦工大ICD2016-83 CPSY2016-89
パイプライン型ADC(Analog to Digital Converter)は,ステージを縦続に接続した構成をしている... [more] ICD2016-83 CPSY2016-89
p.93
IT, ISEC, WBS
(共催)
2016-03-10
14:30
東京 電気通信大学 254ビット素数の自乗を位数とする有限体乗算器を32ビット単位パイプライン化モンゴメリ乗算を用いて構成するアーキテクチャ
長浜佑介藤本大介松本 勉横浜国大IT2015-116 ISEC2015-75 WBS2015-99
高機能暗号を構成するためのひとつの要素として,ペアリングがある.126ビットセキュリティレベル程度のペアリングは,埋め込... [more] IT2015-116 ISEC2015-75 WBS2015-99
pp.95-100
SIS 2014-03-06
11:40
大阪 関西大学うめきたラボラトリ ソフトカスケードを用いたSVM識別器の専用ハードウェア実装
竹内一貴劉 載勲阪大)・宮本龍介明大)・尾上孝雄阪大SIS2013-58
高次元の特徴ベクタを持つ特徴は抽出処理・識別処理に必要な計算量が膨大であり,特に実時間での処理が求められる車載用途や監視... [more] SIS2013-58
pp.17-22
SIS, IPSJ-AVM
(連催)
2012-09-20
10:40
大阪 鳥取県関西本部交流室(大阪梅田) A High-Performance Multiplierless Hardware Architecture of the Transform Applied to H.265/HEVC Emerging Video Coding Standard
Wenjun ZhaoTakao OnoyeOsaka Univ.SIS2012-18
 [more] SIS2012-18
pp.11-16
ICD 2011-12-15
16:10
大阪 大阪大学会館 [ポスター講演]パイプラインアーキテクチャを適用した、1.5V動作、サイクリック型電流モードAD変換器回路の研究
家室雅季太田昌伸杉本泰博中大ICD2011-115
近年のアナログ回路は,素子の微細化に伴い低電源電圧での動作が求められていると同時に,機器の小型化の影響で小面積でなければ... [more] ICD2011-115
pp.71-74
ICD 2011-12-15
16:10
大阪 大阪大学会館 [ポスター講演]補間型パイプラインADCに用いる増幅器の精度向上の検討
廣岡慶之李 賢義宮原正也松澤 昭東工大ICD2011-123
本発表では、補間型パイプラインADCに用いられるオープンループアンプにおける高線形化手法について述べる。補間型パイプライ... [more] ICD2011-123
p.111
CPM 2009-08-11
13:55
青森 弘前大学 ウェーブパイプライン化ファイアウォールユニットのFPGA実装
齊藤圭介伊藤 慧伊丸岡修哉佐藤友暁深瀬政秋弘前大CPM2009-48
我々の研究室では、FPGAを用いたH-HIPS(Hardware-based Host Intrusion Preven... [more] CPM2009-48
pp.77-81
NS, OCS, PN
(併催)
2009-06-26
10:50
長崎 長崎歴史文化博物館 640Gbit/s (64 x 10Gbit/s) DWDM/NRZ-DPSK光パケットスイッチングの実証
古川英昭和田尚也宮崎哲弥NICTPN2009-8
本稿では,光パケットスイッチ(OPS)のフォーマットフリー動作を目指して,差動位相偏移変調(DPSK)方式を波長多重(D... [more] PN2009-8
pp.45-50
VLD 2009-03-11
14:25
沖縄 沖縄県男女共同参画センター イニシエーション・インターバルとアロケーションの制約下における総面積最小を目的としたパイプライン・スケジューリング手法
小玉 翔松永裕介九大VLD2008-131
本稿では,パイプライン回路を対象とした動作合成における,スループット制約下での回路の総面積最小化を目的としたパイプライン... [more] VLD2008-131
pp.29-34
VLD, CPSY, RECONF, IPSJ-SLDM
(共催)
2009-01-29
17:25
神奈川 慶応義塾大学(日吉) アプリケーションプロセッサのための高速かつ最適なパイプライン構成を持つSIMD演算ユニット合成手法
渡辺隆行戸川 望柳澤政生大附辰夫早大VLD2008-108 CPSY2008-70 RECONF2008-72
組み込みシステム向けのプロセッサに採用されるアプリケーションプロセッサには,低面積,高性能に加え,高い設計生産性が要求さ... [more] VLD2008-108 CPSY2008-70 RECONF2008-72
pp.99-104
PN, NS
(併催)
2008-12-19
12:05
兵庫 神戸大学 640Gbit/s/port光パケットスイッチプロトタイプの開発
古川英昭和田尚也原井洋明竹澤永訓NICT)・梨本恵一エピフォトニクス)・宮崎哲弥NICTPN2008-41
我々はこれまでに,光ラベル処理,光バッファリング機能を備えた160 Gbit/s/port光パケットスイッチプロトタイプ... [more] PN2008-41
pp.53-58
ICD, ITE-IST
(共催)
2008-10-23
14:10
北海道 北海道大学 情報教育館3F [招待講演]微細デバイスを用いた低電圧・高精度ADC回路技術の課題と技術動向
後藤邦彦富士通研ICD2008-76
デジタルAVシステムやワイヤレス通信の急成長に伴い、高速(≧30MSps)・高精度(≧10bit)・低電力のAD変換器(... [more] ICD2008-76
pp.101-106
VLD, DC, IPSJ-SLDM
(共催)
CPSY, RECONF, IPSJ-ARC
(併催) [詳細]
2007-11-20
15:10
福岡 北九州国際会議場 Comparison of Standard Cell Non-linear Asynchronous Pipelines
Chammika MannakkaraTomohiro YonedaNIIVLD2007-78 DC2007-33
 [more] VLD2007-78 DC2007-33
pp.49-54
ICD, ITE-IST
(共催)
2007-07-26
17:05
兵庫 神戸大学瀧川記念学術交流会館 電源電圧と周波数の動的制御によるH.264/AVC デコーダの低消費電力化
坂田義典川上健太郎川口 博吉本雅彦神戸大ICD2007-52
動的電圧制御(DVS)を専用ハードウェアに適用するために,エラスティックパイプラインアーキテクチャを提案し,フレームバッ... [more] ICD2007-52
pp.89-94
ICD, ITE-IST
(共催)
2006-07-27
11:30
静岡 静岡大学(浜松キャンパス内) マルチビット型パイプライン型ADCの検討
遠藤洋輝宮原正也松澤 昭東工大
マルチビット型パイプライン型ADCについて必要なオペアンプ利得、容量値、直線性誤差、変換周波数と消費電流の関係について検... [more] ICD2006-63
pp.17-22
 22件中 1~20件目  /  [次ページ]  
ダウンロード書式の初期値を指定してください NEW!!
テキスト形式 pLaTeX形式 CSV形式 BibTeX形式
著作権について : 以上の論文すべての著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会