お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
研究会 開催スケジュール
技報閲覧サービス
[ログイン]
技報アーカイブ
    [Japanese] / [English] 
研究会名/開催地/テーマ  )→
 
講演検索  検索語:  /  範囲:題目 著者 所属 抄録 キーワード )→

すべての研究会開催スケジュール  (検索条件: すべての年度)

講演検索結果
 登録講演(開催プログラムが公開されているもの)  (日付・降順)
 88件中 41~60件目 [前ページ]  /  [次ページ]  
研究会 発表日時 開催地 タイトル・著者 抄録 資料番号
ICD 2011-12-15
16:10
大阪 大阪大学会館 [ポスター講演]パイプラインアーキテクチャを適用した、1.5V動作、サイクリック型電流モードAD変換器回路の研究
家室雅季太田昌伸杉本泰博中大ICD2011-115
近年のアナログ回路は,素子の微細化に伴い低電源電圧での動作が求められていると同時に,機器の小型化の影響で小面積でなければ... [more] ICD2011-115
pp.71-74
ICD 2011-12-15
16:10
大阪 大阪大学会館 [ポスター講演]補間型パイプラインADCに用いる増幅器の精度向上の検討
廣岡慶之李 賢義宮原正也松澤 昭東工大ICD2011-123
本発表では、補間型パイプラインADCに用いられるオープンループアンプにおける高線形化手法について述べる。補間型パイプライ... [more] ICD2011-123
p.111
VLD, DC, IPSJ-SLDM
(連催)
ICD, CPM
(共催)
CPSY, RECONF
(併催) [詳細]
2011-11-29
13:50
宮崎 ニューウェルシティ宮崎 可変パイプライン段数アーキテクチャへのパワーゲーティング適用による低消費エネルギー効果の評価
田中将輝佐々木敬泰中林智之大野和彦近藤利夫三重大CPSY2011-45
近年,モバイルコンピューティングの分野ではプロセッサの消費電力の増大が問題となっており,低消費エネルギーと高性能の両立が... [more] CPSY2011-45
pp.15-20
CPSY, DC
(共催)
IPSJ-SLDM, IPSJ-EMB
(併催)
(連催) [詳細]
2011-03-19
14:45
沖縄 宮古島マリンターミナル(まりんぴあ宮古) Simulinkモデルにもとづいた並列Cコード生成
久村孝寛NEC/阪大)・枝廣正人中村祐一NEC)・石浦菜岐佐関西学院大)・武内良典今井正治阪大CPSY2010-80 DC2010-79
モデルベース開発ツールのSimulinkで作成されたモデルから、マルチコア
プロセッサに適した並列Cコードを生成する手... [more]
CPSY2010-80 DC2010-79
pp.303-308
SR 2011-01-28
14:15
福岡 九州工業大学 微細CMOSプロセスを用いた1GS/s電流モードパイプライン型ADC
安藤 桂野沢尭志タ トァン タン谷藤正一亀田 卓末松憲治高木 直坪内和夫東北大SR2010-83
ヘテロジニアスワイヤレスネットワークの実現には,様々な無線通信システム規格に対応可能なマルチモード送受信機が必要となる.... [more] SR2010-83
pp.89-94
ICD, SDM
(共催)
2010-08-26
11:25
北海道 札幌エルプラザ内男女共同参画センター デジタルメモリ効果補正を用いた10bit-300MHzダブルサンプリングパイプラインADCの開発
三木拓司森江隆史尾関俊明道正志郎パナソニックSDM2010-129 ICD2010-44
本稿では、ダブルサンプリングパイプラインADCのメモリ効果を取り除くためのオンチップデジタル補正技術を提案する。ダブルサ... [more] SDM2010-129 ICD2010-44
pp.29-34
ICD
(ワークショップ)
2010-08-16
- 2010-08-18
海外 ホーチミン市百科大学 High Performance Hybrid Wave-Pipelined Adder Using A Gain Based Delay Model
Truong Thi Kim TuoiJubee TadaGensuke GotoYamagata Univ.
This paper describes a hybrid wave-pipelined adder using a g... [more]
ICD
(ワークショップ)
2010-08-16
- 2010-08-18
海外 ホーチミン市百科大学 Review of design methodology for pipelined CPU. Case study: trade-off between pipelined and non-pipelined Little Computer 3
Bui Minh ThanhHoang TrangHo Trung MyHCMUT
The review of design methodology for pipelined CPU is presen... [more]
IT, ISEC, WBS
(共催)
2010-03-05
10:50
長野 信州大学長野(工学)キャンパス パイプライン型A/D変換とその誤差に関する考察
香田 徹・○緒方正虎九大IT2009-119 ISEC2009-127 WBS2009-98
A/D変換技術の一つに,パイプライン型A/D変換がある.本稿はその原理や構造からどのようにデジタル値が得られるのか数理的... [more] IT2009-119 ISEC2009-127 WBS2009-98
pp.313-318
IT, ISEC, WBS
(共催)
2010-03-05
13:25
長野 信州大学長野(工学)キャンパス ターボTCM復号器の動作レベル設計 ~ パイプライン処理回路の自動合成及びRTL設計時との比較 ~
平 隼人荻原春生長岡技科大IT2009-122 ISEC2009-130 WBS2009-101
ターボTCM 復号器の動作レベルによるハードウェア設計を行い,パイプライン処理適用時の,動作レベルによる復号器とRTL(... [more] IT2009-122 ISEC2009-130 WBS2009-101
pp.331-335
SIP, CAS, CS
(共催)
2010-03-02
13:45
沖縄 宮古島 ブリーズベイマリーナ [ポスター講演]動的可変パイプライン方式の提案とプロセッサの低消費電力化への応用
大木将史杉野暢彦東工大CAS2009-120 SIP2009-165 CS2009-115
パイプラインステージをプロセッサの負荷に応じて動的に結合するパイプライン方式を提案する.既存のDVFS (Dynamic... [more] CAS2009-120 SIP2009-165 CS2009-115
pp.237-238
AP 2010-02-18
11:40
東京 東芝 CellプロセッサにおけるFDTD法の時空間パイプラインによる高速化
遠藤 翔園田 潤仙台高専)・佐藤源之東北大AP2009-190
近年CellプロセッサによるFDTD法の高速化が行われているが,複数SPEによる並列計算においてメインメモリとSPE間の... [more] AP2009-190
pp.35-40
SCE 2009-10-20
13:00
東京 機械振興会館 パイプライン動作を考慮した単一磁束量子回路のための論理設計検証手法
佐藤元紀田中雅光高木一義高木直史名大SCE2009-17
本稿ではSFQ回路におけるパイプライン動作の検証手法を提案する。SFQ論理回路は各ゲートにクロックを供給することにより、... [more] SCE2009-17
pp.1-6
CPM 2009-08-11
13:55
青森 弘前大学 ウェーブパイプライン化ファイアウォールユニットのFPGA実装
齊藤圭介伊藤 慧伊丸岡修哉佐藤友暁深瀬政秋弘前大CPM2009-48
我々の研究室では、FPGAを用いたH-HIPS(Hardware-based Host Intrusion Preven... [more] CPM2009-48
pp.77-81
CPSY, DC
(併催)
2009-08-04
- 2009-08-05
宮城 フォレスト仙台 Pipelined Multithreading with Clustered Communication on Commodity Multi-Core Processors
*Yuanming ZhangKanemitsu OotsuTakashi YokotaTakanobu BabaUtsunomiya Univ.CPSY2009-26
 [more] CPSY2009-26
pp.97-102
NS, OCS, PN
(併催)
2009-06-26
10:50
長崎 長崎歴史文化博物館 640Gbit/s (64 x 10Gbit/s) DWDM/NRZ-DPSK光パケットスイッチングの実証
古川英昭和田尚也宮崎哲弥NICTPN2009-8
本稿では,光パケットスイッチ(OPS)のフォーマットフリー動作を目指して,差動位相偏移変調(DPSK)方式を波長多重(D... [more] PN2009-8
pp.45-50
VLD 2009-03-11
14:25
沖縄 沖縄県男女共同参画センター イニシエーション・インターバルとアロケーションの制約下における総面積最小を目的としたパイプライン・スケジューリング手法
小玉 翔松永裕介九大VLD2008-131
本稿では,パイプライン回路を対象とした動作合成における,スループット制約下での回路の総面積最小化を目的としたパイプライン... [more] VLD2008-131
pp.29-34
VLD, CPSY, RECONF, IPSJ-SLDM
(共催)
2009-01-29
17:25
神奈川 慶応義塾大学(日吉) アプリケーションプロセッサのための高速かつ最適なパイプライン構成を持つSIMD演算ユニット合成手法
渡辺隆行戸川 望柳澤政生大附辰夫早大VLD2008-108 CPSY2008-70 RECONF2008-72
組み込みシステム向けのプロセッサに採用されるアプリケーションプロセッサには,低面積,高性能に加え,高い設計生産性が要求さ... [more] VLD2008-108 CPSY2008-70 RECONF2008-72
pp.99-104
PN, NS
(併催)
2008-12-19
12:05
兵庫 神戸大学 640Gbit/s/port光パケットスイッチプロトタイプの開発
古川英昭和田尚也原井洋明竹澤永訓NICT)・梨本恵一エピフォトニクス)・宮崎哲弥NICTPN2008-41
我々はこれまでに,光ラベル処理,光バッファリング機能を備えた160 Gbit/s/port光パケットスイッチプロトタイプ... [more] PN2008-41
pp.53-58
CPSY 2008-10-31
15:00
広島 広島市立大学 可変段数パイプラインアーキテクチャ(VSP)の更なる低消費電力化手法の提案とLSI設計
中林智之佐々木敬泰大野和彦近藤利夫三重大CPSY2008-34
近年,モバイル端末等の高性能化に伴う消費電力の増加が問題となっており,低
消費エネルギーと高性能の両立が要求されてい... [more]
CPSY2008-34
pp.29-34
 88件中 41~60件目 [前ページ]  /  [次ページ]  
ダウンロード書式の初期値を指定してください NEW!!
テキスト形式 pLaTeX形式 CSV形式 BibTeX形式
著作権について : 以上の論文すべての著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会