お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
研究会 開催スケジュール
技報閲覧サービス
[ログイン]
技報アーカイブ
    [Japanese] / [English] 
研究会名/開催地/テーマ  )→
 
講演検索  検索語:  /  範囲:題目 著者 所属 抄録 キーワード )→

すべての研究会開催スケジュール  (検索条件: すべての年度)

講演検索結果
 登録講演(開催プログラムが公開されているもの)  (日付・降順)
 88件中 21~40件目 [前ページ]  /  [次ページ]  
研究会 発表日時 開催地 タイトル・著者 抄録 資料番号
SCE 2015-08-04
14:20
神奈川 横浜国立大学 集積型量子電圧雑音源の設計改良
前澤正明山田隆宏浦野千春産総研SCE2015-10
精密温度計測のためのジョンソン雑音温度計の高性能化を目的として単一磁束量子回路技術に基づく集積型量子雑音電圧源(IQVN... [more] SCE2015-10
pp.11-16
DC 2015-06-16
15:35
東京 機械振興会館 地下3階2号室 ラッチを用いた非同期式パイプライン回路の機能テストに関する一検討
豊嶋太樹寺山恭平黒川 敦・○今井 雅弘前大DC2015-19
初期化フェーズによるオーバーヘッドがない 2Phaseハンドシェイクプロトコルに基づく非同期式回路として、記憶素子に D... [more] DC2015-19
pp.19-24
WBS, SAT
(併催)
2015-05-28
13:25
東京 東京都市大学世田谷キャンパス 衛星搭載DBF/チャネライザの消費電力低減化の検討
織笠光明三浦 周NICT)・小林直樹NEC東芝スペースシステム)・仙波新司AXISSAT2015-2
筆者らは衛星搭載目的としてDBF/チャネライザを開発してきた.ここでは機器の低消費電力化について,DBF処理部の箇所を一... [more] SAT2015-2
pp.7-12
CPSY, DC
(共催)
IPSJ-EMB, IPSJ-SLDM
(共催)
(連催) [詳細]
2015-03-06
15:40
鹿児島 奄美市社会福祉協議会 会議室(2F・4F) 機器への組込み容易なソフトマクロプロセッサの開発
杉山智之佐々木敬泰近藤利夫三重大CPSY2014-168 DC2014-94
近年,組込みシステムでは高性能化に伴う消費電力の増加が問題となっている.組込み分野では,性能や電力だけでなく耐故障性や小... [more] CPSY2014-168 DC2014-94
pp.37-42
VLD 2015-03-04
10:20
沖縄 沖縄県青年会館 ゲートレベルパイプライン型自己同期回路における順序回路の最適化
伊東 敦池田 誠東大VLD2014-177
微細化に伴いロバスト性の高い回路が求められており,我々の提案するDualパイプライン型自己同期回路はそれを解決しうると考... [more] VLD2014-177
pp.135-140
VLD, DC, IPSJ-SLDM
(連催)
ICD, CPM
(共催)
CPSY, RECONF
(併催) [詳細]
2014-11-26
09:15
大分 ビーコンプラザ(別府国際コンベンションセンター) マルチFPGAシステムにおける演算パイプラインの自動設計の実現に向けた研究
平井裕介喜屋武克樹新垣 誠琉球大)・天野英晴慶大)・藤田直行JAXA)・長名保範琉球大RECONF2014-34
航空機設計などに用いられる数値計算流体力学など計算科学の諸分野では常に
計算機の能力が不足しており, より高性能な計算... [more]
RECONF2014-34
pp.1-6
VLD, DC, IPSJ-SLDM
(連催)
ICD, CPM
(共催)
CPSY, RECONF
(併催) [詳細]
2014-11-26
14:45
大分 ビーコンプラザ(別府国際コンベンションセンター) ストリームデータ処理の低レイテンシ化のためのヒープデータ操作のパイプライン化方式の開発と評価
藤川義文本村哲朗松村忠幸日立CPSY2014-72
ストリームデータ処理では,HFTはじめ低レイテンシ化が重要性を増しており,取引所の約定判定でも重要となっている.そこで,... [more] CPSY2014-72
pp.1-6
VLD, DC, IPSJ-SLDM
(連催)
ICD, CPM
(共催)
CPSY, RECONF
(併催) [詳細]
2014-11-28
10:05
大分 ビーコンプラザ(別府国際コンベンションセンター) ゲートレベルパイプライン型自己同期回路最適化の検討
伊東 敦池田 誠東大VLD2014-107 DC2014-61
微細化に伴いロバスト性の高い回路が求められており,我々の提案するDualパイプライン型自己同期回路はそれを解決しうると考... [more] VLD2014-107 DC2014-61
pp.233-238
CPSY 2014-11-13
15:30
広島 広島大学 機能ユニットの使用頻度に基づくパイプラインステージ統合の管理機構
田中勇気中野秀洋宮内 新東京都市大CPSY2014-60
本稿では,パイプライン段数を動的に変化させることで省電力化を図る,パイプラインステージ統合(PSU)の管理機構について考... [more] CPSY2014-60
pp.37-42
IE, ICD, VLD
(共催)
IPSJ-SLDM
(連催) [詳細]
2014-10-02
13:25
宮城 東北大学 さくらホール 可変パイプラインのローカルなパルス生成による低消費エネルギー化手法
新井孝将史 又華戸川 望早大)・宇佐美公良芝浦工大)・柳澤政生早大VLD2014-61 ICD2014-54 IE2014-40
モバイル端末において性能向上による消費エネルギーの増加が問題となっており,様々な低消費エネルギー化手法が提案されている.... [more] VLD2014-61 ICD2014-54 IE2014-40
pp.7-12
VLD, IPSJ-SLDM
(連催)
2014-05-29
13:25
福岡 北九州国際会議場 11会議室 ゲートレベルパイプライン型自己同期回路のエラー耐性の評価
崔 伝キ池田 誠東大VLD2014-7
宇宙放射線に含まれる中性子とLSIを構成する原子の衝突によるソフトエラーは常にある割合で発生している。このようなソフトエ... [more] VLD2014-7
pp.33-38
VLD, IPSJ-SLDM
(連催)
2014-05-29
13:50
福岡 北九州国際会議場 11会議室 ゲートレベルデュアルパイプライン型自己同期回路によるWallace tree乗算器のSOTB65nmCMOSによる設計
田村雅人池田 誠東大VLD2014-8
現代の技術の進歩により、大規模集積回路におけるトランジスタのサイズはますます小さくなってきている。だがその一方で、低電圧... [more] VLD2014-8
pp.39-44
SIS 2014-03-06
11:40
大阪 関西大学うめきたラボラトリ ソフトカスケードを用いたSVM識別器の専用ハードウェア実装
竹内一貴劉 載勲阪大)・宮本龍介明大)・尾上孝雄阪大SIS2013-58
高次元の特徴ベクタを持つ特徴は抽出処理・識別処理に必要な計算量が膨大であり,特に実時間での処理が求められる車載用途や監視... [more] SIS2013-58
pp.17-22
VLD 2014-03-05
13:25
沖縄 沖縄県青年会館 サブスレッショルド回路における遅延・エネルギーの温度依存性に関する実験および考察
櫛田浩樹史 又華戸川 望早大)・宇佐美公良芝浦工大)・柳澤政生早大VLD2013-161
バッテリー式の無線ネットワーク機器では,消費エネルギーの削減を重視するため,
供給電圧を下げる設計手法が広く用いられる... [more]
VLD2013-161
pp.147-151
CPSY, RECONF, VLD
(共催)
IPSJ-SLDM
(連催) [詳細]
2014-01-29
10:25
神奈川 慶応義塾大学 日吉キャンパス 動的再構成プロセッサMuCCRA-4 の実装
片桐 徹天野英晴慶大VLD2013-122 CPSY2013-93 RECONF2013-76
動的再構成プロセッサ(DRPA:Dynamically Reconfigurable Processor Array)
... [more]
VLD2013-122 CPSY2013-93 RECONF2013-76
pp.119-124
CPSY 2013-11-08
11:10
広島 広島大学 Pipeline Scanning Architecture for Traffic Sign Detection with Computation Reduction
Anh-Tuan HoangMasaharu YamamotoMutsumi OmoriTetsushi KoideHiroshima Univ.CPSY2013-45
 [more] CPSY2013-45
pp.37-42
IE, ICD, VLD
(共催)
IPSJ-SLDM
(連催) [詳細]
2013-10-07
11:20
青森 弘前大学 コラボ弘大 Dualパイプライン型自己同期回路の自動設計フローの構築
伊東 敦池田 誠東大VLD2013-48 ICD2013-72 IE2013-48
微細化に伴いロバスト性の高い回路が求められており, 我々の提案する Dual パイプライン型自己同期回路 はそれを解決し... [more] VLD2013-48 ICD2013-72 IE2013-48
pp.13-18
DC, CPSY
(併催)
2013-08-02
17:00
福岡 北九州国際会議場 FabScalar を用いた可変段数パイプライン構造を有するスーパスカラプロセッサの詳細設計
中林智之・○三好聖二佐々木敬泰近藤利夫三重大CPSY2013-27
近年,コンピュータの消費電力の増大が問題となり,プロセッサに高性能と低消費電力の両立が要求されている. 我々は,高性能と... [more] CPSY2013-27
pp.103-108
VLD, DC, IPSJ-SLDM
(連催)
ICD, CPM
(共催)
CPSY, RECONF
(併催) [詳細]
2012-11-27
10:55
福岡 九州大学百年講堂 束データ方式による非同期式パイプライン回路を対象とした動作合成手法
濱田尚宏齋藤 寛会津大VLD2012-77 DC2012-43
本稿では,束データ方式による非同期式パイプライン回路を対象とした動作合成手法の提案を行う.提案手法は,二つの方針で束デー... [more] VLD2012-77 DC2012-43
pp.105-110
SIS, IPSJ-AVM
(連催)
2012-09-20
10:40
大阪 鳥取県関西本部交流室(大阪梅田) A High-Performance Multiplierless Hardware Architecture of the Transform Applied to H.265/HEVC Emerging Video Coding Standard
Wenjun ZhaoTakao OnoyeOsaka Univ.SIS2012-18
 [more] SIS2012-18
pp.11-16
 88件中 21~40件目 [前ページ]  /  [次ページ]  
ダウンロード書式の初期値を指定してください NEW!!
テキスト形式 pLaTeX形式 CSV形式 BibTeX形式
著作権について : 以上の論文すべての著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会