お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
研究会 開催スケジュール
技報閲覧サービス
[ログイン]
技報アーカイブ
    [Japanese] / [English] 
研究会名/開催地/テーマ  )→
 
講演検索  検索語:  /  範囲:題目 著者 所属 抄録 キーワード )→

すべての研究会開催スケジュール  (検索条件: すべての年度)

講演検索結果
 登録講演(開催プログラムが公開されているもの)  (日付・降順)
 59件中 21~40件目 [前ページ]  /  [次ページ]  
研究会 発表日時 開催地 タイトル・著者 抄録 資料番号
RECONF 2011-05-12
13:30
北海道 北海道大学工学部B3棟 ソフトコアプロセッサシステムの高信頼化に向けたコンテキスト同期手法
藤野 誠甲斐統貴熊本大)・一ノ宮佳裕熊本大/学振)・尼崎太樹久我守弘末吉敏則熊本大RECONF2011-5
SRAM型FPGAは,再構成可能という特徴を持つ反面,ソフトエラーにより回路構成が破壊される恐れがある.
著者らは,こ... [more]
RECONF2011-5
pp.25-30
RECONF, VLD, CPSY
(共催)
IPSJ-SLDM
(連催) [詳細]
2011-01-18
10:20
神奈川 慶應義塾大学日吉キャンパス 動的部分再構成を利用した切替可能なAES S-box回路の評価
山田菜穂子慶大)・岩井啓輔黒川恭一防衛大)・天野英晴慶大VLD2010-102 CPSY2010-57 RECONF2010-71
近年, ハードウェア化された暗号回路に対して, サイドチャネル攻撃の危険性が指摘されている. これに対
応するため, ... [more]
VLD2010-102 CPSY2010-57 RECONF2010-71
pp.127-132
RECONF, VLD, CPSY
(共催)
IPSJ-SLDM
(連催) [詳細]
2011-01-18
10:55
神奈川 慶應義塾大学日吉キャンパス 動的再構成可能ハードウェア向け設計環境におけるJHDLの利用に関する検討
古島直道渡邊誠也名古屋 彰岡山大VLD2010-103 CPSY2010-58 RECONF2010-72
再構成可能ハードウェアにおけるアプリケーション開発において,その設計を効率的に行える記述言語や,抽象度の高いレベルでの性... [more] VLD2010-103 CPSY2010-58 RECONF2010-72
pp.133-138
RECONF, VLD, CPSY
(共催)
IPSJ-SLDM
(連催) [詳細]
2011-01-18
14:30
神奈川 慶應義塾大学日吉キャンパス マルチアクセラレータ型動的再構成プロセッサの実装
猪狩修平北道淳司奥山祐市黒田研一会津大VLD2010-108 CPSY2010-63 RECONF2010-77
近年のSystem on a Chip(SoC)において,特定の機能に特化した多種の専用ハードウェアの搭載による実装面積... [more] VLD2010-108 CPSY2010-63 RECONF2010-77
pp.163-168
RECONF 2010-09-16
11:00
静岡 静岡大学(工学部2号館) 動的部分再構成を利用したオンチップパターン認識システムの開発
川合浩之安永守利筑波大RECONF2010-18
本論文では,FPGAを用いてオンチップパターン認識ハードウェアを構築する.本システムは,Xilinxが提供するソフトCP... [more] RECONF2010-18
pp.1-6
RECONF 2010-09-17
11:00
静岡 静岡大学(工学部2号館) マルチコンテキスト型動的リコンフィギャラブルプロセッサからコンテキストメモリをなくす方法の提案
天野英晴木村優之小崎信明慶大RECONF2010-34
コンテキストメモリは、マルチコンテキスト型DRPAの特徴的な構成要素であり、
これにより、コンテキストスイッチを1クロ... [more]
RECONF2010-34
pp.97-102
RECONF 2010-05-14
14:05
長崎 長崎温泉 やすらぎ伊王島 (長崎市伊王島町) 動的再構成デバイスによるリアルタイム翻訳システムの構築と検証
木下 慶高野大輔岡村知晋矢尾哲彦・○山口佳樹筑波大RECONF2010-17
近年,監視・車載・携帯・航空宇宙産業など用途を問わず,広視野角でかつ高精細な動画像を撮影する要求が高まっている.これらで... [more] RECONF2010-17
pp.93-98
DC, CPSY
(共催)
2010-04-13
17:20
東京 東京工業大学(大岡山) 耐永久故障FPGAアーキテクチャ
岡田崇志喜多貴信塩谷亮太五島正裕坂井修一東大CPSY2010-7 DC2010-7
宇宙で使用される電子機器は,放射線によりシングル・イベント効果などの故障を引き起こしやすいため,高い放射線耐性が要求され... [more] CPSY2010-7 DC2010-7
pp.33-37
RCS, AN, MoNA, SR
(併催)
2010-03-03
16:20
神奈川 YRP Coexistence Manager of Heterogeneous TVWS Networks
Chen SunHa Nguyen TranYohannes D. AlemsegedHiroshi HaradaNICTSR2009-100
This paper address the coexistence issue of cognitive radio ... [more] SR2009-100
pp.67-71
VLD, CPSY, RECONF
(共催)
IPSJ-SLDM
(連催) [詳細]
2010-01-27
10:25
神奈川 慶應義塾大学日吉キャンパス Effective Hardware Task Context Switching in Virtex-4 FPGAs
Krzysztof JozwikHiroyuki TomiyamaShinya HondaHiroaki TakadaNagoya Univ.VLD2009-87 CPSY2009-69 RECONF2009-72
 [more] VLD2009-87 CPSY2009-69 RECONF2009-72
pp.113-118
RECONF 2009-09-17
16:40
栃木 宇都宮大学 [招待講演]YAWARA: 自己最適化計算機システム・プロジェクト
馬場敬信大津金光・○横田隆史宇都宮大RECONF2009-27
我々はYAWARAプロジェクトにおいて,ハードウェア・ソフトウェアの両面にわたる究極の動的最適化システムの実現を目指して... [more] RECONF2009-27
pp.49-54
RECONF 2009-05-15
12:40
福井 福井大学文京キャンパス 高速パターン認識システムのための動的な再構成手法の評価と比較
川合浩之山口佳樹・○安永守利筑波大RECONF2009-13
本論文では、既に提案されているDDI(Direct Data Implementation) を拡張し,新たにDynam... [more] RECONF2009-13
pp.73-78
VLD, CPSY, RECONF, IPSJ-SLDM
(共催)
2009-01-29
08:40
神奈川 慶応義塾大学(日吉) 動的リコンフィギャラブルプロセッサMuCCRA-3の実装と再構成オーバヘッドの削減
佐野 徹天野英晴慶大VLD2008-91 CPSY2008-53 RECONF2008-55
これまで我々はマルチコンテキスト型動的リコンフィギャラブルプロセッサのアーキテクチャを解析,
提案することを目的として... [more]
VLD2008-91 CPSY2008-53 RECONF2008-55
pp.1-6
ICD, IPSJ-ARC, IPSJ-EMB
(共催)
2009-01-14
10:45
大阪 松心会館(大阪) マルチメディア応用ヘテロジニアスマルチコアアーキテクチャの評価
奥村大輔ハシタ ムトゥマラ ウィシディスーリヤ松田岳久張山昌論亀山充隆東北大ICD2008-139
ヘテロジニアスプロセッサは異種のプロセッサの利用により全体の性能を向上させることが可能であり,画像処理や画像認識の分野で... [more] ICD2008-139
pp.57-62
CPSY 2008-12-18
16:10
京都 京都リサーチパーク 動的再構成可能なシストリック・アレイの一構成法とFPGA実装
石村俊介早川雄貴金杉昭徳東京電機大CPSY2008-52
動的再構成プロセッサは,ASIC の高速性とFPGA の柔軟性,そして優れた面積効率を持つ回路として近年注目されている.... [more] CPSY2008-52
pp.55-60
VLD, DC, IPSJ-SLDM
(共催)
ICD, CPM
(共催)
CPSY, RECONF
(併催) [詳細]
2008-11-17
14:15
福岡 北九州学術研究都市 マルチコンテキスト型リコンフィギャラブルプロセッサにおけるデータ並列タスクの処理法
荒木光一佐藤幸紀井口 寧北陸先端大RECONF2008-41
マルチコンテキスト型リコンフィギャラブルプロセッサ(MRP)の登場により様々なタスクをハードウェア処理することが可能とな... [more] RECONF2008-41
pp.15-20
VLD, DC, IPSJ-SLDM
(共催)
ICD, CPM
(共催)
CPSY, RECONF
(併催) [詳細]
2008-11-18
13:25
福岡 北九州学術研究都市 動的部分再構成を用いた高速パターン認識ハードウェア ~ 画像認識を対象としたプロトタイプシステムの構築 ~
川合浩之山口佳樹安永守利筑波大)・Kyrre GletteJim Toressenオスロ大RECONF2008-50
本稿では, 動的部分再構成を利用したパターン認識システムをFPGA (Field Programmable Gate A... [more] RECONF2008-50
pp.63-68
RECONF 2008-09-25
13:30
岡山 岡山大学 動的再構成可能プロセッサへのJPEGエンコーダの実装と評価
古島直道渡邊誠也名古屋 彰岡山大RECONF2008-24
近年,動的再構成可能ハードウェアが注目され,研究が盛んになるとともにその有効性を定量的に評価することが重要になってきてい... [more] RECONF2008-24
pp.7-12
RECONF 2008-09-26
11:00
岡山 岡山大学 動的リコンフィギャラブルプロセッサMuCCRA-2βの実機評価
齊藤貴樹加東 勝斉藤正太郎佐野 徹平井啓一郎西村 隆中村拓郎堤 聡長谷川揚平天野英晴慶大RECONF2008-34
従来,要求性能を満たす為に,モバイル機器には CPU と共に ASIC や FPGA が用いられてきた.しかし,組み込み... [more] RECONF2008-34
pp.69-74
ISEC 2008-09-12
17:00
東京 機械振興会館 FPGAの部分再構成技術を利用した証明可能安全性を持つブロック暗号への可変鍵適用
高橋賢司市川哲也三菱電機エンジニアリング)・反町 亨三菱電機ISEC2008-72
ハードウェア実装した暗号回路は、高い安全性と性能(回路規模、処理速度)の両立が求められている。安全性を高める一方法として... [more] ISEC2008-72
pp.63-68
 59件中 21~40件目 [前ページ]  /  [次ページ]  
ダウンロード書式の初期値を指定してください NEW!!
テキスト形式 pLaTeX形式 CSV形式 BibTeX形式
著作権について : 以上の論文すべての著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会