お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
研究会 開催スケジュール
技報閲覧サービス
[ログイン]
技報アーカイブ
    [Japanese] / [English] 
研究会名/開催地/テーマ  )→
 
講演検索  検索語:  /  範囲:題目 著者 所属 抄録 キーワード )→

すべての研究会開催スケジュール  (検索条件: すべての年度)

講演検索結果
 登録講演(開催プログラムが公開されているもの)  (日付・降順)
 72件中 21~40件目 [前ページ]  /  [次ページ]  
研究会 発表日時 開催地 タイトル・著者 抄録 資料番号
CS, CQ
(併催)
2017-04-20
13:00
北海道 千歳科学技術大学 ハード・ソフト連携QoS制御アーキテクチャの性能評価
北田敦史西村和人朝永 博富士通研CS2017-1
近年のCPU性能向上やマルチコア・マルチスレッド化の進展によりネットワーク機能のソフトウェア化が進んでいるが、QoS制御... [more] CS2017-1
pp.1-6
SIS, IPSJ-AVM
(連催)
2016-09-01
14:35
大阪 大阪電気通信大学 [チュートリアル講演]画像処理フィルタのFPGAへの実装
木村誠聡神奈川工科大SIS2016-20
映像信号は高精細・高画質化が進んでおり,そのフィルタ処理にはディジタル画像処理のフィルタ処理技術が使われている.この映像... [more] SIS2016-20
pp.21-26
CPSY, DC
(共催)
IPSJ-ARC
(連催) [詳細]
2016-05-09
16:00
富山 宇奈月 杉乃井ホテル 複数の排他制御法を利用した高性能データ構造の構成について
永井 光宮崎 純東工大CPSY2016-5 DC2016-5
本論文では様々な排他制御法を利用して実装された個々のデータ構造の動的特性と,
これらを組み合せたデータ構造の特性との関... [more]
CPSY2016-5 DC2016-5
pp.27-32
ICD, MW
(共催)
2016-03-02
14:05
広島 広島大学 FPGAを用いたハードウェアソーティングアルゴリズムの実装
松本直之周 昕中野浩嗣伊藤靖朗広島大MW2015-180 ICD2015-103
本稿では,$K$個のキーをクロックごとに1個ずつ入力し,ソートされたキーが1個ずつ出力されるマージソート回路$K$-so... [more] MW2015-180 ICD2015-103
pp.37-42
AP
(第二種研究会)
2016-02-29
17:00
海外 Telecommunications University, Nha Trang An ASIC Implementation of Hardware Logarithm Generator for Digital Signal Processing in Communication Systems
Van-Thuan SaiVan-Phuc HoangLQDTU
In this paper, we present an efficient hardware approximatio... [more]
SANE 2015-11-23
10:30
海外 アジア工科大学,バンコク,タイ Development of a Software System for Attitude Determination and Control System Simulator
Hoang The HuynhNguyen Dinh QuanBui Tien ThanhNguyen Minh ThaoLe Xuan HuyVu Viet PhuongPham Anh TuanVASTSANE2015-50
Attitude determination and control system (ADCS) is one of t... [more] SANE2015-50
pp.1-5
AP, RCS, WPT, SAT
(併催)
2015-11-06
11:45
沖縄 沖縄県立博物館・美術館 FPGA Implementation of Channel Emulator with Automatic Channel Sounding Feedback for MU-MIMO WLAN systems
Tran Thi Thao NguyenLeonardo LananteYuhei NagaoMasayuki KurosakiHiroshi OchiKyutechAP2015-147
 [more] AP2015-147
pp.213-218
SIS 2015-06-08
15:35
長崎 アルカスSASEBO(長崎佐世保) Hardware Architecture of Generic Soft Cascaded Linear SVM Classifier
Eric AliwargaJaehoon YuMasahide HatanakaTakao OnoyeOsaka Univ.SIS2015-6
 [more] SIS2015-6
pp.29-34
SS 2015-05-11
15:40
熊本 熊本大学 Hardware Description Languageにおけるコードクローンのパターン分類
上村恭平藤原賢二飯田 元奈良先端大SS2015-5
近年,回路規模の増大と複雑化に伴い,回路の開発にHardware Description Language (HDL) ... [more] SS2015-5
pp.23-28
RCS, SR, SRW
(併催)
2015-03-05
09:00
東京 東京工業大学 高周波数帯ハイブリッドビームフォーミングを用いたMassive MIMOにおけるアナログビームフォーミング構成の影響
須山 聡小原辰徳シン キユン奥村幸彦NTTドコモRCS2014-337
5G無線アクセスネットワークでは,急増するトラフィックに対応するため,高周波数帯スモールセル基地局にMassive MI... [more] RCS2014-337
pp.213-218
CPSY 2014-11-13
12:55
広島 広島大学 大腸内視鏡画像診断支援のためのBag-of-Featuresに基づく特徴量変換の高速化に対する考察
杉 幸樹小出哲士Anh-Tuan Hoang岡本拓巳清水達也玉木 徹Bisser Raytchev金田和文小南陽子吉田成人田中信治広島大CPSY2014-55
近年の大腸ガン患者の増加に伴い,大腸ガンの診断において効果的に医師の診断を支援するCAD(Computer-Aided ... [more] CPSY2014-55
pp.7-12
CPSY, DC
(併催)
2014-07-28
18:15
新潟 朱鷺メッセ 新潟コンベンションセンター 商用マルチコアCPUにおけるHTMを用いた投機的並列処理の性能評価
松野 穣大津金光大川 猛横田隆史宇都宮大CPSY2014-16
近年普及しているマルチコアプロセッサを効果的に活用する方法としてスレッドレベル並列性を活用した並列処理が必須であり, そ... [more] CPSY2014-16
pp.37-42
RECONF 2014-06-12
16:25
宮城 片平さくらホール 大規模グラフ上の最短経路探索のためのFPGAアクセラレータの設計
武井康浩張山昌論亀山充隆東北大RECONF2014-15
ノード数,エッジ数が非常に大きいグラフにおける最短経路問題は,様々な分野で応用されている.しかしながら,ダイクストラ法な... [more] RECONF2014-15
pp.79-83
NS, IN
(併催)
2014-03-07
09:30
宮崎 宮崎シーガイア 連想メモリを用いた高速なコンテンツセントリックネットワークルータのハードウェア設計と評価
大岡 睦阪大)・阿多信吾阪市大)・井上一成奈良高専)・村田正幸阪大IN2013-161
インターネットに代わる革新的なネットワークアーキテクチャである CCN では
キャッシングやマルチキャストなどのコンテ... [more]
IN2013-161
pp.105-110
VLD 2014-03-04
11:10
沖縄 沖縄県青年会館 高位合成による動き検出技術のハードウェア化の一検討
永井翔太神戸尚志近畿大)・藤田 玄阪電通大VLD2013-146
現在,動画像圧縮技術は広く用いられ,技術の発展に伴い,高品質化・高速化が求められている.一方,ソフトウェアで実現されてい... [more] VLD2013-146
pp.73-77
VLD, DC, IPSJ-SLDM
(連催)
ICD, CPM
(共催)
CPSY, RECONF
(併催) [詳細]
2013-11-29
14:10
鹿児島 鹿児島県文化センター 共有型マルチFPGAシステムに向けた動的再配置手法と評価
右近祐太大塚卓哉青木 孝関原悠介宮崎昭彦NTTVLD2013-100 DC2013-66
近年,ビッグデータの解析や画像処理などといった高負荷なサービスをデータセンタ等で集約的に行うことが期待されており,
シ... [more]
VLD2013-100 DC2013-66
pp.281-286
QIT
(第二種研究会)
2013-11-18
- 2013-11-19
東京 早稲田大学 [ポスター講演]レジスタの並び替えによる確率振幅の選択を行うハードウェア量子回路シミュレータアーキテクチャ
松山美紀横尾優美中西正樹山形大
量子アルゴリズムの性能を評価する上で、古典計算機を用いた量子回路シミュレーションは重要である。量子計算はある種の並列計算... [more]
CPSY 2013-11-08
11:30
広島 広島大学 局所特徴量を用いたリアルタイム速度標識認識アーキテクチャ
山本真晴Anh-Tuan Hoang大森睦己小出哲士広島大CPSY2013-46
本研究の目的は,車載向けのコンパクトなハードウェアに実装可能で,リアルタイム(60 fps)処理可能な,速度標識認識シス... [more] CPSY2013-46
pp.43-48
DC, CPSY
(併催)
2013-08-01
17:00
福岡 北九州国際会議場 GC実行時のポインタ判別コストを削減するハードウェア支援手法の検討
井手上 慶里見優樹津邑公暁松尾啓志名工大CPSY2013-13
スマートフォンなどの普及に伴い,ガベージコレクション(GC)の性能が与える影響範囲が拡大している.一方,GCは主にアルゴ... [more] CPSY2013-13
pp.19-24
CPSY 2012-10-12
09:40
広島 広島大学 大腸NBI拡大内視鏡画像診断支援システムにおける特徴量抽出部のハードウェア設計
三島 翼重見 悟小出哲士玉木 徹Bisser Raytchev金田和文小南陽子宮木理恵松尾泰治吉田成人田中信治広島大CPSY2012-33
本研究では,大腸NBI拡大内視鏡画像診断支援システムの特徴量抽出部のハードウェア設計について述べる.提案手法では,特徴量... [more] CPSY2012-33
pp.13-18
 72件中 21~40件目 [前ページ]  /  [次ページ]  
ダウンロード書式の初期値を指定してください NEW!!
テキスト形式 pLaTeX形式 CSV形式 BibTeX形式
著作権について : 以上の論文すべての著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会