お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
研究会 開催スケジュール
技報閲覧サービス
[ログイン]
技報アーカイブ
    [Japanese] / [English] 
研究会名/開催地/テーマ  )→
 
講演検索  検索語:  /  範囲:題目 著者 所属 抄録 キーワード )→

すべての研究会開催スケジュール  (検索条件: すべての年度)

講演検索結果
 登録講演(開催プログラムが公開されているもの)  (日付・降順)
 58件中 41~58件目 [前ページ]  /   
研究会 発表日時 開催地 タイトル・著者 抄録 資料番号
ICD, SDM
(共催)
2008-07-17
15:05
東京 機械振興会館 ロジックプロセス互換型SESOメモリセルによる低ソフトエラー(0.1FIT/Mb)、高速動作(100MHz)、長リテンション(100ms)の実現
亀代典史渡部隆夫石井智之峰 利之日立)・佐野聡明ルネサス北日本セミコンダクタ)・伊部英史秋山 悟日立)・柳沢一正一法師隆志岩松俊明高橋保彦ルネサステクノロジSDM2008-136 ICD2008-46
SESO (Single Electron Shut-off)トランジスタのプロセスを見直し、ロジックプロセス互換性を実... [more] SDM2008-136 ICD2008-46
pp.47-52
SIS 2008-06-13
13:15
北海道 旭川市国際会議場第2&第3会議室(旭川市大雪クリスタルホール内) バス帯域を考慮したHD PhotoにおけるPhoto Core Transformのハードウェアアーキテクチャ
服部幸市京大)・筒井 弘阪大)・越智裕之京大)・中村行宏立命館大SIS2008-21
本稿では,近年マイクロソフトにより開発された新たな画像符号化方式 HD Photo における画素データの周波数領域への変... [more] SIS2008-21
pp.39-44
DC, CPSY, IPSJ-SLDM, IPSJ-EMB
(共催)
2008-03-27
09:50
鹿児島 屋久島 離島総合開発センター 組込み向けマルチコアプロセッサMPCoreを用いた応答性/機能性両立環境評価 ~ 制御処理と情報処理の融合にむけて ~
阿部 剛酒井淳嗣NECDC2007-87 CPSY2007-83
次世代組込みシステムにおいては、従来求められてきた機器制御処理に加え、その機器から得られた情報にRMS(認識/抽出/合成... [more] DC2007-87 CPSY2007-83
pp.19-24
DC, CPSY, IPSJ-SLDM, IPSJ-EMB
(共催)
2008-03-27
16:55
鹿児島 屋久島 離島総合開発センター A Realization of RPC in Embedded Component Systems
Takuya AzumiNagoya Univ.)・Hiroshi OyamaOKUMA)・Hiroaki TakadaNagoya Univ.DC2007-100 CPSY2007-96
This paper presents a Remote Procedure Call (RPC) channel in... [more] DC2007-100 CPSY2007-96
pp.97-102
DC, CPSY, IPSJ-SLDM, IPSJ-EMB
(共催)
2008-03-27
17:45
鹿児島 屋久島 離島総合開発センター マルチタスク環境におけるスクラッチパッドメモリ領域活用法
高瀬英希冨山宏之高田広章名大DC2007-102 CPSY2007-98
本研究では,マルチタスク環境にスクラッチパッドメモリを活用することにより,組込みシステムの命令メモリにおける消費エネルギ... [more] DC2007-102 CPSY2007-98
pp.109-114
VLD, DC, IPSJ-SLDM
(共催)
CPSY, RECONF, IPSJ-ARC
(併催) [詳細]
2007-11-20
10:05
福岡 北九州国際会議場 マルチタスク組込みアプリケーションの低消費エネルギー化のためのメモリ管理技術
山口誠一朗室山真徳石原 亨安浦寛人九大
携帯情報機器をはじめとした組込みシステムではメモリ・システムのエネルギー削減が強く求められている.キャッシュ・メモリより... [more] VLD2007-74 DC2007-29
pp.25-29
VLD, DC, IPSJ-SLDM
(共催)
CPSY, RECONF, IPSJ-ARC
(併催) [詳細]
2007-11-20
10:30
福岡 北九州国際会議場 組込みプロセッサのエネルギー消費を最小化するコード配置問題のILPモデル
石飛百合子石原 亨安浦寛人九大
本稿では,CPU コア,オンチップメモリおよびオフチップメモリの総消費エネルギーを最適化するコード配置問題の定義および定... [more] VLD2007-75 DC2007-30
pp.31-36
ICD 2007-04-12
09:00
大分 大分県・湯布院・七色の風 混載向け高速MRAMセル技術
崎村 昇杉林直彦根橋竜介本庄弘明志村健一笠井直記NECICD2007-1
我々は、次世代のシステムLSIへ混載可能な新しい高速MRAMセル技術を開発した。このセル技術は、?書き込み動作速度を飛躍... [more] ICD2007-1
pp.1-5
ICD 2007-04-12
11:10
大分 大分県・湯布院・七色の風 [招待講演]書換え電流100μA、書換え速度416kB/sで動作する混載向け512kB相変化メモリ
小田部 晃半澤 悟日立)・北井直樹日立超LSIシステムズ)・長田健一松井裕一松崎 望高浦則克日立)・茂庭昌弘ルネサステクノロジ)・河原尊之日立ICD2007-5
0.13μm,1.5V CMOS技術を用いて,混載向け512kB相変化メモリを試作した。既開発の低電力相変化メモリセルを... [more] ICD2007-5
pp.23-28
ICD 2006-04-13
16:40
大分 大分大学 [パネル討論]新メモリとSoC,今何をすべきか?
日高秀人ルネサステクノロジ)・田口眞男SPANSION JAPAN)・河原尊之日立)・高島大三郎東芝)・上野修一ルネサステクノロジ)・高田雅史金沢大)・高橋真史東芝
2000年以降、新型メモリ開発ラッシュが続いているが、それらの比較や適するアプリケーションの議論は、ほとんどが単体メモリ... [more] ICD2006-9
p.49
ICD 2006-04-14
14:45
大分 大分大学 マイコン搭載フラッシュメモリモジュールの内蔵電源システム
石川次郎田中利広加藤 章山木貴志梅本由紀子下里 健中村 功品川 裕ルネサステクノロジ
マイコン搭載フラッシュメモリモジュールの内蔵電源システムを開発した.フラッシュメモリの書換え(P/E)回数を向上させるた... [more] ICD2006-20
pp.109-113
ICD, ITE-CE
(共催)
2006-01-26
10:30
東京 機械振興会館 1.5-V CMOS動作オンチップ相変化RAM回路技術
半澤 悟長田健一河原尊之竹村理一郎日立)・北井直樹日立超LSIシステムズ)・高浦則克松崎 望黒土健三守谷浩志日立)・茂庭昌弘ルネサステクノロジ
世界最小電流でリセット可能な相変化素子を用いたメモリセルのリセット/セット/リードの各動作を検証して、三つの相変化RAM... [more] ICD2005-206
pp.7-12
SIP, ICD, IE, IPSJ-SLDM
(共催)
2005-10-20
16:30
宮城 作並温泉一の坊 SOIを用いたキャパシタレス・ツイントランジスタRAM (TTRAM)
行天隆幸森下 玄野田英行ルネサステクノロジ)・岡本真子大王電機)・一法師隆志前川繁登堂阪勝己有本和民ルネサステクノロジ
本稿では,SOIを用いた新規のメモリとして,キャパシタレス・ツインセルトランジスタRAM(TTRAM)を提案する。提案す... [more] SIP2005-113 ICD2005-132 IE2005-77
pp.107-112
SIP, ICD, IE, IPSJ-SLDM
(共催)
2005-10-21
10:30
宮城 作並温泉一の坊 4 8-Way VLIW プロセッサ内蔵シングルチップマルチプロセッサ
田中篤志須賀敦浩早川文彦多湖真一郎今井 賢富士通研
我々は,デジタルハイビジョンTV画像の復号化処理が可能な組込み用プロセッサを低消費電力・低価格で実現させるために,8並列... [more] SIP2005-119 ICD2005-138 IE2005-83
pp.25-29
ICD, SDM
(共催)
2005-08-19
13:25
北海道 函館国際ホテル 90nm GenericロジックCMOSプロセスを用いたメモリアレイ0.5V動作Asymmetric Three-Tr. Cell (ATC) DRAMの提案
市橋 基半導体理工学研究センター/ルネサステクノロジ)・戸田春希半導体理工学研究センター/東芝)・伊藤寧夫半導体理工学研究センター/東芝マイクロエレクトロニクス)・石橋孝一郎半導体理工学研究センター/ルネサステクノロジ
単一セルが1つのPMOSと2つのNMOSからなるATC DRAMを提案する.本メモリシステムは更に提案する"Forced... [more] SDM2005-151 ICD2005-90
pp.49-54
ICD 2005-04-14
11:40
福岡 福岡システムLSI 総合開発センター SOI上の1Tゲインセル(FBC)を用いた128MビットDRAM
大澤 隆藤田勝之初田幸輔東芝)・東 知輝東芝マイクロエレクトロニクス)・森門六月生南 良博篠 智彰中島博臣井納和美浜本毅司渡辺重佳東芝
SOI上のキャパシタレスDRAMセル、あるいはFloating Body Cell(FBC)と呼ばれているセルを使った1... [more] ICD2005-5
pp.23-28
ICD 2005-04-14
13:00
福岡 福岡システムLSI 総合開発センター [招待講演]デジタル家電向け混載メモリの現状と将来展望 ~ SoCの構造改革に向けたチャレンジ ~
山内寛行松下電器
本論文では、デジタル家電向けシステムLSI用の混載メモリを、実例に基づき分類し、それぞれの現状と将来展望を簡単に述べる。... [more] ICD2005-6
pp.29-34
ICD 2005-04-15
10:30
福岡 福岡システムLSI 総合開発センター 低電圧・高速動作を実現した1.2V単一動作の130nm混載向け1Mbit MRAMコア
辻 高晴ルネサステクノロジ)・谷崎弘晃ルネサスデバイスデザイン)・石川正敏大谷 順山口雄一郎上野修一大石 司日高秀人ルネサステクノロジ
MRAM (Magnetic Random Access Memory) は無制限の書き換え/読み出し回数による高信頼性... [more] ICD2005-13
pp.1-6
 58件中 41~58件目 [前ページ]  /   
ダウンロード書式の初期値を指定してください NEW!!
テキスト形式 pLaTeX形式 CSV形式 BibTeX形式
著作権について : 以上の論文すべての著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会