お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
研究会 開催スケジュール
技報閲覧サービス
[ログイン]
技報アーカイブ
    [Japanese] / [English] 
研究会名/開催地/テーマ  )→
 
講演検索  検索語:  /  範囲:題目 著者 所属 抄録 キーワード )→

すべての研究会開催スケジュール  (検索条件: すべての年度)

講演検索結果
 登録講演(開催プログラムが公開されているもの)  (日付・降順)
 98件中 21~40件目 [前ページ]  /  [次ページ]  
研究会 発表日時 開催地 タイトル・著者 抄録 資料番号
IN, NV
(併催)
2015-07-16
14:50
北海道 北海道大学 P2PストリーミングネットワークのNetwork Motifsを用いた動的再構成
小野和輝松本倫子吉田紀彦埼玉大IN2015-27
近年,P2P を通信モデルとして採用した「P2P ストリーミングネットワーク」が耐故障性や負荷分散といった特徴から注目を... [more] IN2015-27
pp.25-30
ICSS 2014-11-27
14:20
宮城 東北学院大学 多賀城キャンパス(変更しました) 制御系システムのセキュリティ向上のための動的ゾーニング
待井 航加藤勇夫小池正人松田成史青山友美越島一郎橋本芳弘名工大ICSS2014-52
先行研究では,本紙の筆者らがサイバー攻撃に起因するインシデントを隔離するだけでなく,高い可能性でサイバー攻撃を検出し,サ... [more] ICSS2014-52
pp.7-12
ICD, SDM
(共催)
2014-08-04
10:50
北海道 北海道大学 情報教育館(札幌市) 2GHz CPUと低電力1GHz CPUを有する28nm High-k/MGプロセスを用いたヘテロジーニアス型マルチコアモバイルアプリケーションプロセッサ
五十嵐満彦植村俊文森 涼岸部浩司谷口正明若原康平齋藤俊治藤ヶ谷誠希福岡一樹新居浩二片岡 健服部俊洋ルネサス エレクトロニクスSDM2014-64 ICD2014-33
本誌は我々のヘテロジーニアスクアッド/オクタ-コア構成のモバイルアプリケーションプロセッサ(AP)に搭載したパワーマネー... [more] SDM2014-64 ICD2014-33
pp.11-16
NS, IN
(併催)
2014-03-07
10:20
宮崎 宮崎シーガイア 動的パケットフィルタリングによる反射型DoS攻撃の遮断手法
首藤裕一波戸邦夫NTTIN2013-181
近年,反射型サービス妨害攻撃(反射型DoS攻撃)の脅威が高まっている.2013年3月にはトラヒック量が300Gbps以上... [more] IN2013-181
pp.223-228
CPSY, RECONF, VLD
(共催)
IPSJ-SLDM
(連催) [詳細]
2014-01-29
10:25
神奈川 慶応義塾大学 日吉キャンパス 動的再構成プロセッサMuCCRA-4 の実装
片桐 徹天野英晴慶大VLD2013-122 CPSY2013-93 RECONF2013-76
動的再構成プロセッサ(DRPA:Dynamically Reconfigurable Processor Array)
... [more]
VLD2013-122 CPSY2013-93 RECONF2013-76
pp.119-124
VLD, DC, IPSJ-SLDM
(連催)
ICD, CPM
(共催)
CPSY, RECONF
(併催) [詳細]
2013-11-28
11:05
鹿児島 鹿児島県文化センター [招待講演]VLSIの信頼性を向上させる再構成可能アーキテクチャ
尾上孝雄橋本昌宜阪大)・密山幸男高知工科大)・Dawood Alnajjar郡浦宏明阪大VLD2013-87 CPM2013-122 ICD2013-99 CPSY2013-63 DC2013-53 RECONF2013-51
近年,VLSIの正常動作を保証する信頼性確保が,医療,金融,航空宇宙などの,いわゆるミッション・クリティカルな応用分野で... [more] VLD2013-87 CPM2013-122 ICD2013-99 CPSY2013-63 DC2013-53 RECONF2013-51
p.183(VLD), p.81(CPM), p.81(ICD), p.27(CPSY), p.183(DC), p.69(RECONF)
MSS, CAS
(共催)
IPSJ-AL
(連催) [詳細]
2013-11-06
14:00
岩手 渡り温泉さつき 動的組込みシステムの仕様記述言語の開発
山根 智酒井 誠金沢大CAS2013-58 MSS2013-37
組込みシステムは外部からの信号を入力して, 多数のタスクが通信しながら
並行動作して, 計算を進める.
組込みシス... [more]
CAS2013-58 MSS2013-37
pp.23-28
RCS 2013-10-17
11:00
東京 上智大学 ダイナミックTDDを用いたスモールセルにおける下りリンク・上りリンク送信電力制御法に関する検討
高橋宏樹横枕一成今村公彦シャープRCS2013-146
本検討では,マルチセル環境下において,マクロエリア内に配置されたスモールセルの複信方式としてダイナミックTDD (Tim... [more] RCS2013-146
pp.25-30
RECONF 2013-09-19
14:50
石川 北陸先端科学技術大学院大学 動的部分再構成による連想メモリ内エントリの定数化の検討
請園智玲荒木光一北陸先端大RECONF2013-36
一般的に連想探索を行うメモリはエントリ数の増加に比例してハードウェアサイズが大きくなり,参照遅延も同様に長くなる.そのた... [more] RECONF2013-36
pp.97-102
RECONF 2013-05-20
17:40
高知 高知県民文化ホール 動作合成に対応した信頼性可変混合粒度再構成可能アーキテクチャの検討
郡浦宏明Dawood Alnajjar阪大)・密山幸男高知工科大)・越智裕之立命館大)・今川隆司京大)・野田真一若林一敏NEC)・橋本昌宜尾上孝雄阪大RECONF2013-8
本稿では,C ベース動作合成に対応した信頼性可変混合粒度再構成可能アーキテクチャを提案する.提案アーキテクチャは,細粒度... [more] RECONF2013-8
pp.41-46
CPSY, VLD, RECONF
(共催)
IPSJ-SLDM
(連催) [詳細]
2013-01-17
13:25
神奈川 慶応義塾大学 日吉キャンパス A Channel-based Communication/Synchronization Model for SW-HW Multitasking on Dynamically Partially Reconfigurable FPGAs
Krzysztof JozwikShinya HondaMasato EdahiroNagoya Univ.)・Hiroyuki TomiyamaRitsumeikan Univ.)・Hiroaki TakadaNagoya Univ.VLD2012-130 CPSY2012-79 RECONF2012-84
Dynamically Partially Reconfigurable (DPR) FPGAs allow for i... [more] VLD2012-130 CPSY2012-79 RECONF2012-84
pp.135-140
VLD, DC, IPSJ-SLDM
(連催)
ICD, CPM
(共催)
CPSY, RECONF
(併催) [詳細]
2012-11-27
17:00
福岡 九州大学百年講堂 [基調講演]動的再構成プロセッサ(DRP)技術の現状と今後の展望
本村真人北大)・古田浩一朗粟島 亨志田靖斉ルネサス エレクトロニクスVLD2012-87 CPM2012-117 ICD2012-81 CPSY2012-55 DC2012-53 RECONF2012-49
DRPは、(1)小規模なプロセッサとメモリを2次元アレイ状に配置して自在にデータの処理・受け渡し・格納を可能にしたアーキ... [more] VLD2012-87 CPM2012-117 ICD2012-81 CPSY2012-55 DC2012-53 RECONF2012-49
p.163(VLD), p.29(CPM), p.29(ICD), p.45(CPSY), p.163(DC), p.15(RECONF)
RECONF 2012-09-18
16:30
滋賀 立命館大学 びわこくさつキャンパス エポック立命21 FPGAにおける細粒度動的部分再構成機構の検討
上田晋寛河本尚輝土肥慶亮柴田裕一郎小栗 清長崎大RECONF2012-34
SRAM型Field Programmable Gate Array (FPGA)は,コンフィギュレーション用SRAMの... [more] RECONF2012-34
pp.61-66
RECONF 2012-09-19
09:00
滋賀 立命館大学 びわこくさつキャンパス エポック立命21 動画像形状検出処理における動的部分再構成による省電力効果の検討
河本尚輝上田晋寛土肥慶亮柴田裕一郎小栗 清長崎大RECONF2012-36
FPGAには動的部分再構成(Dynamic Partial Reconfiguration)の機能を持つものがある。この... [more] RECONF2012-36
pp.73-78
DC, CPSY
(併催)
2012-08-03
09:30
鳥取 とりぎん文化会館 リコンフィギャラブルシステム向けスケジューリングシミュレータの開発
宇田貴重久我守弘尼崎太樹飯田全広末吉敏則熊本大CPSY2012-19
リコンフィギャラブルコンピューティングシステム(RC システム)はアプリケーションを高速に処理するために利用されている.... [more] CPSY2012-19
pp.61-66
ICD, IE, SIP
(共催)
IPSJ-SLDM
(連催) [詳細]
2011-10-24
14:45
宮城 一の坊(仙台) レジスタトランスファレベルパケット転送に基づく動的再構成VLSIプロセッサアーキテクチャ
藤岡与周八戸工大)・瀧沢 翔亀山充隆東北大SIP2011-64 ICD2011-67 IE2011-63
動的再構成VLSIプロセッサのコンフィグレーションメモリ容量のサイズを大幅に減少するために,レジスタトランスファレベルパ... [more] SIP2011-64 ICD2011-67 IE2011-63
pp.13-18
ICD, IE, SIP
(共催)
IPSJ-SLDM
(連催) [詳細]
2011-10-25
13:30
宮城 一の坊(仙台) MIMD演算器アレイ型動的再構成可能アクセラレータを有するヘテロジニアスマルチコアプロセッサのFPGAプラットフォーム
武井康浩ハシタ ムトゥマラ ウィシディスーリヤ張山昌論亀山充隆東北大SIP2011-73 ICD2011-76 IE2011-72
メディア処理から高性能計算までカバーできるエネルギー効率のよいアーキテクチャとして,CPUとアクセラレータを組み合わせた... [more] SIP2011-73 ICD2011-76 IE2011-72
pp.73-76
ICD, IE, SIP
(共催)
IPSJ-SLDM
(連催) [詳細]
2011-10-25
13:55
宮城 一の坊(仙台) 動的再構成可能アクセラレータを有するヘテロジニアスマルチコアプロセッサのためのデータ転送最小化指向メモリアロケーション
大林洋介ハシタ ムトゥマラ ウィシディスーリヤ張山昌論亀山充隆東北大SIP2011-74 ICD2011-77 IE2011-73
低消費電力ヘテロジニアスマルチコアプロセッサ上のアクセラレータコアは,データアクセス速度の向上と並列アクセスを可能にする... [more] SIP2011-74 ICD2011-77 IE2011-73
pp.77-82
RECONF 2011-09-26
15:30
愛知 名古屋大学(NCES) Preemptive Hardware Multitasking on Dynamically Partially Reconfigurable FPGAs - Hardware and Reconfiguration Layers
Krzysztof JozwikShinya HondaNagoya Univ.)・Hiroyuki TomiyamaRitsumeikan Univ.)・Hiroaki TakadaNagoya Univ.RECONF2011-29
Preemption techniques for HW (hardware) tasks
have been stu... [more]
RECONF2011-29
pp.43-48
RECONF 2011-09-27
09:50
愛知 名古屋大学(NCES) リモートからのLUT書き換えによる動的部分再構成の基礎検討
川合浩之浜松ホトニクス)・安永守利筑波大RECONF2011-34
本研究では,FPGA の動的部分再構成をリモートから実行するための基礎実装を行う.はじめに,FPGAボードをイーサネット... [more] RECONF2011-34
pp.69-74
 98件中 21~40件目 [前ページ]  /  [次ページ]  
ダウンロード書式の初期値を指定してください NEW!!
テキスト形式 pLaTeX形式 CSV形式 BibTeX形式
著作権について : 以上の論文すべての著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会