お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
研究会 開催スケジュール
技報閲覧サービス
[ログイン]
技報アーカイブ
    [Japanese] / [English] 
研究会名/開催地/テーマ  )→
 
講演検索  検索語:  /  範囲:題目 著者 所属 抄録 キーワード )→

すべての研究会開催スケジュール  (検索条件: すべての年度)

講演検索結果
 登録講演(開催プログラムが公開されているもの)  (日付・降順)
 33件中 21~33件目 [前ページ]  /   
研究会 発表日時 開催地 タイトル・著者 抄録 資料番号
NC, NLP
(共催)
2013-01-24
14:50
北海道 北海道大学百年記念会館 非同期セルオートマトンを用いた有毛細胞モデルの基本特性について
石本裕典鳥飼弘幸阪大NLP2012-117 NC2012-107
哺乳類の内耳では,音波を受けた基底膜が振動し,内有毛細胞の電位が変化することで機械的刺激を電気的エネルギーに変換している... [more] NLP2012-117 NC2012-107
pp.79-84
CAS, MSS
(共催)
2011-11-18
14:45
山口 山口大学大学会館 A Recurrence for the Number of Baxter Permutations via Rectangular Partition
高橋俊彦新潟大CAS2011-84 MSS2011-53
矩形分割とは水平および垂直線分による矩形の分割である.
n個の小矩形への矩形分割の総数を求めることは興味深い数え上げの... [more]
CAS2011-84 MSS2011-53
pp.119-122
CAS, NLP
(共催)
2011-10-20
14:20
静岡 静岡大学 ブロックLIMと次数縮小モデルを用いた非線形素子を含む多導体系の高速シミュレーション
關根惟敏浅井秀樹静岡大CAS2011-41 NLP2011-68
本稿では,ブロックLIM(Latency Insertion Method)と次数縮小手法に基づく高速回路シミュレーショ... [more] CAS2011-41 NLP2011-68
pp.49-54
VLD, CPSY, RECONF
(共催)
IPSJ-SLDM
(連催) [詳細]
2010-01-26
17:10
神奈川 慶應義塾大学日吉キャンパス 部分マッチングを考慮しMISO構造に対応した専用演算器合成手法
橋本識弘戸川 望柳澤政生大附辰夫早大VLD2009-83 CPSY2009-65 RECONF2009-68
近年,アプリケーションに特化した専用プロセッサの需要が伸びているが,アプリケーションごとにプロセッサを設計するのは時間的... [more] VLD2009-83 CPSY2009-65 RECONF2009-68
pp.89-94
NLP 2009-11-11
11:30
鹿児島 屋久島環境文化村センター リカレンスプロットを用いた変化点検出手法の提案
岩山幸治平田祥人合原一幸鈴木秀幸東大NLP2009-87
近年,多くの非線形時系列解析手法が提案されてきた.しかしながら,その中には時系列の定常性を仮定したものがあり,そうした手... [more] NLP2009-87
pp.31-34
RCS, AN, MoNA, SR
(併催)
2009-03-06
10:55
神奈川 YRP 固有ベクトルに基づく電波セキュリティシステムにおける信号部分空間分割イベントフィルタリング
池田昇平大槻知明慶大)・辻 宏之NICTRCS2008-274
ホームオフィスセキュリティにおいて,信号部分空間を張る固有ベクトルを用いた屋内イベント検出システムを私たちは既に報告して... [more] RCS2008-274
pp.367-372
VLD, CPSY, RECONF, IPSJ-SLDM
(共催)
2009-01-30
14:10
神奈川 慶応義塾大学(日吉) 大規模回路エミュレーション用90nm CMOSマルチコンテクストFPGAの遅延評価
宮本直人大見忠弘東北大VLD2008-119 CPSY2008-81 RECONF2008-83
大規模な回路のハードウェアエミュレーションを目的として,90nm CMOSマルチコンテクストFPGA『フレキシブルプロセ... [more] VLD2008-119 CPSY2008-81 RECONF2008-83
pp.165-170
VLD, DC, IPSJ-SLDM
(共催)
ICD, CPM
(共催)
CPSY, RECONF
(併催) [詳細]
2008-11-18
10:00
福岡 北九州学術研究都市 ループ構造を考慮したパスベーススレッド分割手法の検討
小川大仁大津金光横田隆史馬場敬信宇都宮大CPSY2008-37
マルチコアプロセッサの性能を有効に活かすためには,マルチスレッド実行による
プログラム実行の高速化が重要である.
我... [more]
CPSY2008-37
pp.1-6
SIP, CAS, CS
(共催)
2007-03-06
09:30
鳥取 鳥取三朝温泉 ブランナールみささ [ポスター講演]遺伝的アルゴリズムを用いた線形変換回路合成における計算時間削減
鈴木麻衣佐々木孝雄豊嶋久道神奈川大CAS2006-97 SIP2006-198 CS2006-114
線形変換回路はDFT・DCTなど様々な変換において使われている回路であり、ハードウェアで実現する場合、遅延時間・回路規模... [more] CAS2006-97 SIP2006-198 CS2006-114
pp.23-27
ICD, VLD
(共催)
2006-03-09
11:30
沖縄 メルパルク沖縄 クラスタ分割を用いたスケジューリング法の効率化
砂走裕一小平行秀高橋篤司東工大
準同期式回路のクロック合成において,レイアウト中で位置的に近い複数のレジスタを一つのクラスタにまとめ同一のクロックタイミ... [more] VLD2005-113 ICD2005-230
pp.31-36
COMP 2005-09-15
10:00
大阪 大阪大学 豊中キャンパス 単純な非同期論理素子による同期可逆セルオートマトンの構成法
斉 金山森田憲一広島大
ロータリー素子と保存的ジョインと呼ぶ二種類の単純な非同期素子だけからなる非同期論理回路によって,計算万能性が知られている... [more] COMP2005-29
pp.9-16
CPSY, VLD, IPSJ-SLDM
(共催)
2005-01-26
14:10
神奈川 慶應義塾大学 日吉キャンパス 単一チップ・マルチプロセッサSKYにおける投機的スレッド実行の性能評価
上村井明夫小林良太郎安藤秀樹島田俊夫名大
我々は,マルチスレッド実行により性能を向上させる単一チップ・マルチプロセッサSKYを提案してきた.特に,SKYでは非数値... [more] VLD2004-117 CPSY2004-83
pp.43-48
MSS, CAS
(共催)
2004-11-04
11:20
愛知 愛知県立大学 線形変換回路の係数列合成順序を考慮した演算コスト削減アルゴリズム
佐藤圭介佐々木孝雄豊嶋久道神奈川大
線形変換回路は、係数行列を共通の入力ごとに複数の定数乗算(multiple constant multiplicatio... [more] CAS2004-46 CST2004-25
pp.25-28
 33件中 21~33件目 [前ページ]  /   
ダウンロード書式の初期値を指定してください NEW!!
テキスト形式 pLaTeX形式 CSV形式 BibTeX形式
著作権について : 以上の論文すべての著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会