お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
研究会 開催スケジュール
技報閲覧サービス
[ログイン]
技報アーカイブ
    [Japanese] / [English] 
研究会名/開催地/テーマ  )→
 
講演検索  検索語:  /  範囲:題目 著者 所属 抄録 キーワード )→

すべての研究会開催スケジュール  (検索条件: すべての年度)

講演検索結果
 登録講演(開催プログラムが公開されているもの)  (日付・降順)
 50件中 1~20件目  /  [次ページ]  
研究会 発表日時 開催地 タイトル・著者 抄録 資料番号
VLD, DC, RECONF, ICD
(共催)
IPSJ-SLDM
(連催) [詳細]
2023-11-16
16:20
熊本 くまもと市民会館シアーズホーム夢ホール
(ハイブリッド開催,主:現地開催,副:オンライン開催)
切り捨てビットを考慮する近似乗算器用BIST回路の面積削減について
赤松大地東海翔午四柳浩之橋爪正樹徳島大VLD2023-60 ICD2023-68 DC2023-67 RECONF2023-63
近年,演算誤差を許容できるアプリケーションにおいて消費電力や回路面積を抑えるために近似演算が注目されている.乗算器に対す... [more] VLD2023-60 ICD2023-68 DC2023-67 RECONF2023-63
pp.156-161
SCE 2023-10-31
09:35
宮城 東北大学 電気通信研究所
(ハイブリッド開催,主:現地開催,副:オンライン開催)
断熱量子磁束パラメトロンを用いた乗算器の設計と動作実証
星加 優高木翔平田中智之クリストファー アヤラ吉川信行横浜国大SCE2023-16
断熱量子磁束パラメトロン(AQFP)は極低消費電力かつ数GHzの高速動作が可能な超伝導集積回路である。信号処理や画像処理... [more] SCE2023-16
pp.21-25
VLD, DC, RECONF, ICD
(共催)
IPSJ-SLDM
(連催) [詳細]
2022-11-28
15:00
熊本 金沢市文化ホール
(ハイブリッド開催,主:現地開催,副:オンライン開催)
近似演算を用いる乗算器に対するテストパターン削減について
東海翔午赤松大地四柳浩之橋爪正樹徳島大VLD2022-23 ICD2022-40 DC2022-39 RECONF2022-46
近年,演算誤差を許容できる用途において,演算回路の近似手法が適用されている.乗算器の近似手法としては,乗数と被乗数のビッ... [more] VLD2022-23 ICD2022-40 DC2022-39 RECONF2022-46
pp.25-30
SCE 2022-08-09
09:35
ONLINE オンライン開催(現地開催は中止) 断熱量子磁束パラメトロン回路を用いた乗算器の設計
高木翔平田中智之アヤラ クリストファー吉川信行横浜国大SCE2022-1
断熱量子磁束パラメトロン(AQFP)回路は、CMOS回路よりも5 ~ 6桁低い消費電力、ならびに5 ~10GHzでの高速... [more] SCE2022-1
pp.1-5
VLD, HWS
(共催) [詳細]
2022-03-07
10:00
ONLINE オンライン開催 高位合成における可変サイクル近似演算のヒューリスティックスケジューリングアルゴリズム
大幡孝融西川広記孔 祥博冨山宏之立命館大VLD2021-78 HWS2021-55
近似計算と正確な計算の遅延の違いを考慮する高位合成のスケジューリングアルゴリズムを提案する.提案手法は,近似した演算と正... [more] VLD2021-78 HWS2021-55
pp.13-18
SDM, ICD
(共催)
ITE-IST
(連催) [詳細]
2021-08-18
13:45
ONLINE オンライン開催 シリアル-パラレル形モンゴメリ乗算器の性能評価
壷内博幸金城光永島袋勝彦琉球大SDM2021-40 ICD2021-11
高速演算が可能な剰余数系ではモジュロ演算を行う必要がある.一方,乗算剰余算として,時間のかかる除算を行わず加減算, 乗算... [more] SDM2021-40 ICD2021-11
pp.54-57
HWS, VLD
(共催) [詳細]
2021-03-03
10:25
ONLINE オンライン開催 Evaluation on Approximate Multiplier for CNN Calculation
Yuechuan ZhangMasahiro FujitaTakashi MatsumotoUTokyoVLD2020-68 HWS2020-43
畳み込みニューラルネットワーク(CNN)の精度を向上させるには、通常、より大きなハードウェアとより多くのエネルギー消費が... [more] VLD2020-68 HWS2020-43
pp.7-12
HWS, VLD
(共催) [詳細]
2021-03-04
09:55
ONLINE オンライン開催 精度可変な近似計算回路の高位合成
白根健太西川広記孔 祥博冨山宏之立命館大VLD2020-80 HWS2020-55
精度と遅延が可変な近似乗算器を活用する高位合成技術を提案する.想定する乗算器は,正確な乗算を2サイクルで,近似乗算を1サ... [more] VLD2020-80 HWS2020-55
pp.67-72
MW, EST, EMCJ
(共催)
PEM, IEE-EMC
(連催) ※学会内は併催 [詳細]
2020-10-23
09:00
ONLINE オンライン開催 二重平衡乗算器複合型直交モード共振器のための電磁界・回路解析連携シミュレーションの検討
萱島立樹西山英輔豊田一彦佐賀大EMCJ2020-36 MW2020-50 EST2020-38
本稿では,二重平衡乗算器の非線形特性と共振器の直交モードを効果的に利用した共振器について,シミュレーションにより解析した... [more] EMCJ2020-36 MW2020-50 EST2020-38
pp.66-71
CS, CAS
(共催)
2020-02-27
12:10
熊本 崇城大学 最大積からの逐次減法に基づく直列乗算器とその負数演算手法
永田将大岡山県立大)・近藤真史川崎医療福祉大)・池田大地山陽電研)・茅野 功川崎医療福祉大)・横川智教佐藤洋一郎岡山県立大CAS2019-105 CS2019-105
近年,高齢化社会の進展に伴ってデジタル補聴器が普及しているが,その電池寿命は数日程度に留まって いる.この問題に対して著... [more] CAS2019-105 CS2019-105
pp.43-48
MSS, CAS, SIP, VLD
(共催)
2019-07-31
16:45
岩手 岩手大学 デジタル補聴器用DSPを対象とした休止相の隠蔽による非同期式直列乗算器の高速化
永田将大岡山県立大)・近藤真史茅野 功川崎医療福祉大)・横川智教有本和民佐藤洋一郎岡山県立大CAS2019-22 VLD2019-28 SIP2019-38 MSS2019-22
近年,デジタル信号処理回路(DSP)を内蔵したデジタル補聴器が普及しているが,その電池寿命は数日程度に留まっているのが現... [more] CAS2019-22 VLD2019-28 SIP2019-38 MSS2019-22
pp.99-104
ISEC, SITE, ICSS, EMM, HWS, BioX
(共催)
IPSJ-CSEC, IPSJ-SPT
(共催)
(連催) [詳細]
2019-07-23
14:25
高知 高知工科大学 パイプライン型剰余乗算器を用いたペアリング計算FPGAのサイドチャネルセキュリティ評価
山﨑満文坂本純一奥秋陽太松本 勉横浜国大ISEC2019-29 SITE2019-23 BioX2019-21 HWS2019-24 ICSS2019-27 EMM2019-32
双線形ペアリングはadvanced cryptographyを実現する際に有用であるため,その高速ハードウェア実装のサイ... [more] ISEC2019-29 SITE2019-23 BioX2019-21 HWS2019-24 ICSS2019-27 EMM2019-32
pp.151-156
HWS, VLD
(共催)
2019-02-28
13:05
沖縄 沖縄県青年会館 高速かつ高ノイズマージンな65nm FD-SOI向けドミノ高基数ツリー加算器設計
新納一樹今川隆司越智裕之立命館大VLD2018-112 HWS2018-75
2000年代にはドミノロジックは回路を高速化するための回路方式としてLSI市場の最前線にも導入されていた.しかし近年のム... [more] VLD2018-112 HWS2018-75
pp.115-120
HWS, ISEC, SITE, ICSS, EMM
(共催)
IPSJ-CSEC, IPSJ-SPT
(共催)
(連催) [詳細]
2018-07-26
15:25
北海道 札幌コンベンションセンター パス遅延故障に基づくハードウェアトロイの系統的挿入法とその評価
伊東 燦上野 嶺本間尚文青木孝文東北大ISEC2018-44 SITE2018-36 HWS2018-41 ICSS2018-47 EMM2018-43
本稿では,パス遅延故障に基づくハードウェアトロイ(PDHT: Path Delay Hardware Trojan) の... [more] ISEC2018-44 SITE2018-36 HWS2018-41 ICSS2018-47 EMM2018-43
pp.349-356
HWS 2018-04-13
13:55
福岡 九州大学医学部 百年講堂 パイプライン型剰余乗算器を用いたペアリング計算器のFPGA実装による消費エネルギー評価
長浜佑介藤本大介・○坂本純一松本 勉横浜国大HWS2018-5
ペアリング計算を行う専用ハードウェアのFPGA 実装に関する公表論文においては,消費エネルギーでの観点からの考察があまり... [more] HWS2018-5
pp.23-28
VLD, DC, IPSJ-SLDM, IPSJ-EMB
(連催)
CPSY, IPSJ-ARC
(連催)
CPM, ICD, IE
(共催)
RECONF
(併催) [詳細]
2017-11-06
11:20
熊本 くまもと県民交流館パレア 近似乗算器の内部構成に関する検討
井上晶仁田島加織馬場裕之ヨウ ドウキン請園智玲佐藤寿倫福岡大VLD2017-29 DC2017-35
近似演算器は正確な演算結果値を生成しない論理回路である.近似演算器は精確な演算結果値を生成しない代わりに,簡略化された回... [more] VLD2017-29 DC2017-35
pp.13-18
AP 2016-08-22
13:25
長崎 長崎大学 二重平衡型乗算器を一体化した円偏波アンテナ構成法の検討
伊野孝宏西山英輔豊田一彦佐賀大AP2016-72
本稿では,小型で広帯域な円偏波アンテナの実現を目的として,マイクロストリップアンテナと二重平衡型乗算器を一体化した新しい... [more] AP2016-72
pp.25-30
IT, ISEC, WBS
(共催)
2016-03-10
14:30
東京 電気通信大学 254ビット素数の自乗を位数とする有限体乗算器を32ビット単位パイプライン化モンゴメリ乗算を用いて構成するアーキテクチャ
長浜佑介藤本大介松本 勉横浜国大IT2015-116 ISEC2015-75 WBS2015-99
高機能暗号を構成するためのひとつの要素として,ペアリングがある.126ビットセキュリティレベル程度のペアリングは,埋め込... [more] IT2015-116 ISEC2015-75 WBS2015-99
pp.95-100
VLD, DC, IPSJ-SLDM
(連催)
ICD, CPM
(共催)
CPSY, RECONF
(併催) [詳細]
2015-12-01
13:10
長崎 長崎県勤労福祉会館 ゲートレベルパイプライン型自己同期回路を用いた楕円曲線デジタル署名アルゴリズムの実装について
田村雅人池田 誠東大VLD2015-39 DC2015-35
本研究では、近年注目を集めている楕円曲線暗号を用いた楕円曲線デジタル署名アルゴリズム (ECDSA) について、非同期回... [more] VLD2015-39 DC2015-35
pp.7-12
CPSY, DC
(共催)
IPSJ-EMB, IPSJ-SLDM
(共催)
(連催) [詳細]
2015-03-07
13:25
鹿児島 奄美市社会福祉協議会 会議室(2F・4F) 部分二重化を用いたオンライン誤り検出可能な浮動小数点乗算器の設計と評価
鬼頭信貴中京大)・秋元一志高木直史京大CPSY2014-181 DC2014-107
完全な二重化を行う代わりに面積の小さなTruncated乗算器を仮数のチェック用に用いるオンライン誤り検出可能な部分二重... [more] CPSY2014-181 DC2014-107
pp.125-130
 50件中 1~20件目  /  [次ページ]  
ダウンロード書式の初期値を指定してください NEW!!
テキスト形式 pLaTeX形式 CSV形式 BibTeX形式
著作権について : 以上の論文すべての著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会