お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
研究会 開催スケジュール
技報閲覧サービス
[ログイン]
技報アーカイブ
    [Japanese] / [English] 
研究会名/開催地/テーマ  )→
 
講演検索  検索語:  /  範囲:題目 著者 所属 抄録 キーワード )→

すべての研究会開催スケジュール  (検索条件: すべての年度)

講演検索結果
 登録講演(開催プログラムが公開されているもの)  (日付・降順)
 115件中 21~40件目 [前ページ]  /  [次ページ]  
研究会 発表日時 開催地 タイトル・著者 抄録 資料番号
RECONF 2012-05-29
11:25
沖縄 沖縄県男女共同参画センター 超低電力アクセラレータCMAにおける構成情報削減を目指したPEアレイ接続網の最適化
宇野理恵小崎信明天野英晴慶大RECONF2012-6
Cool Mega Array(CMA)は,バッテリー駆動のモバイル機器向けに提案された低電
力なアクセラレータである... [more]
RECONF2012-6
pp.31-36
VLD 2012-03-07
13:20
大分 ビーコンプラザ 動的リコンフィギャラブルプロセッサにおける記憶回路の低消費電力化とDVFS手法の検討
早川勇輝宇佐美公良芝浦工大VLD2011-138
本稿では、動的リコンフィギャラブルプロセッサの消費エネルギーを削減するDVFS (Dynamically Voltage... [more] VLD2011-138
pp.109-114
VLD, CPSY, RECONF
(共催)
IPSJ-SLDM
(連催) [詳細]
2012-01-25
16:20
神奈川 慶応義塾大学 日吉キャンパス リコンフィギャラブルプロセッサSTPを用いた省電力ネットワークトポロジの高速近似解法
平尾明子竹下秀俊米津 遥岡本 聡山中直明慶大VLD2011-102 CPSY2011-65 RECONF2011-61
近年,インターネットは非常に人々の生活に身近なものとなり,利用者も急激に増加している.それに伴いトラヒック量及びネットワ... [more] VLD2011-102 CPSY2011-65 RECONF2011-61
pp.67-72
ICD, IPSJ-ARC
(連催)
2012-01-20
15:10
東京 電通大 同期/非同期ハイブリッドアーキテクチャに基づく低消費電力FPGAの評価
小松与志也張山昌論石原翔太土屋亮人亀山充隆東北大ICD2011-142
本論文では回路の稼働率に応じて同期式あるいは非同期式に回路の動作を選択できるハイブリッドFPGAを提案する.ロジックブロ... [more] ICD2011-142
pp.93-96
RECONF 2011-09-26
10:45
愛知 名古屋大学(NCES) 低電力アクセラレータCMA-1におけるウェーブパイプラインの適用
小崎信明安田好宏斉藤貴樹池淵大輔木村優之天野英晴慶大)・中村 宏東大)・宇佐美公良芝浦工大)・並木美太郎東京農工大)・近藤正章電通大RECONF2011-22
CMA-1 はチップサイズ2.1mm×4.2mm で65nmCMOS プロセスで製造され、レジスタを持たないデータ幅24... [more] RECONF2011-22
pp.1-6
RECONF 2011-09-27
13:20
愛知 名古屋大学(NCES) ダイナミックリコンフィギャラブルシステムSTPエンジンを用いた適応型Viterbi復号器の設計と実装
岸本有玄戸井崇雄宮島敬明天野英晴慶大RECONF2011-38
畳み込み符号の復号方法であるViterbiアルゴリズムをハードウェア上で実装する際に、拘束長や復号精度の変化などの複数の... [more] RECONF2011-38
pp.93-98
RECONF 2011-05-13
10:45
北海道 北海道大学工学部B3棟 低電力アクセラレータSLD-1にけるアプリケーションプログラムの最適化
小崎信明安田好宏斉藤貴樹池淵大輔木村優之天野英晴慶大)・中村 宏東大)・宇佐美公良芝浦工大)・並木美太郎東京農工大)・近藤正章電通大RECONF2011-15
SLD-1 はチップサイズ2.1mm×4.2mm で65nmCMOS プロセスで製造され,レジスタを持たないデータ幅24... [more] RECONF2011-15
pp.85-90
RECONF 2011-05-13
11:10
北海道 北海道大学工学部B3棟 低消費電力アクセラレータSLD-2の実装と評価
伊澤麻衣小崎信明安田好宏木村優之天野英晴慶大RECONF2011-16
Silent Large Datapath (SLD) は,近年要求が高まる高性能低電力アクセラレータのための新しいアー... [more] RECONF2011-16
pp.91-96
RECONF, VLD, CPSY
(共催)
IPSJ-SLDM
(連催) [詳細]
2011-01-17
14:10
神奈川 慶應義塾大学日吉キャンパス 動的リコンフィギャラブルプロセッサにおける動的電源切替による電力削減効果とオーバーヘッドを低減するマッピング手法
山本辰也芝浦工大)・弘中和衛慶大)・早川勇輝芝浦工大)・木村優之天野英晴慶大)・宇佐美公良芝浦工大VLD2010-92 CPSY2010-47 RECONF2010-61
本稿では、動的リコンフィギャラブルプロセッサの消費エネルギーを削減するための動的電源切替手法について述べる。各PEに接続... [more] VLD2010-92 CPSY2010-47 RECONF2010-61
pp.49-54
RECONF, VLD, CPSY
(共催)
IPSJ-SLDM
(連催) [詳細]
2011-01-18
14:50
神奈川 慶應義塾大学日吉キャンパス 超低電力アクセラレータSLD(Silent Large Datapath) の提案
安田好宏小崎信明木村優之齊藤貴樹池淵大輔天野英晴慶大)・中村 宏東大)・宇佐美公良芝浦工大)・並木美太郎東京農工大)・近藤正章電通大VLD2010-109 CPSY2010-64 RECONF2010-78
Silent Large Datapath (SLD) は組み込み機器向けの低消費電力アクセラレータである.動的リコンフ... [more] VLD2010-109 CPSY2010-64 RECONF2010-78
pp.169-174
RECONF, VLD, CPSY
(共催)
IPSJ-SLDM
(連催) [詳細]
2011-01-18
15:10
神奈川 慶應義塾大学日吉キャンパス 超低電力アクセラレータSLD(Silent Large Datapath)の実機評価
小崎信明安田好宏齊藤貴樹池淵大輔木村優之天野英晴慶大)・中村 宏東大)・宇佐美公良芝浦工大)・並木美太郎東京農工大)・近藤正章電通大VLD2010-110 CPSY2010-65 RECONF2010-79
近年,モバイル機器の高機能化に伴い,高性能かつ低電力なアクセラレータに対する要求が高まっている.これを達成するための手段... [more] VLD2010-110 CPSY2010-65 RECONF2010-79
pp.175-180
ICD 2010-12-16
15:10
東京 東京大学 先端科学技術研究センター [ポスター講演]演算器アレイ型アクセラレータにおけるメモリアクセス機構の設計
下岡俊介岩上拓矢吉村和浩中田 尚中島康彦奈良先端大ICD2010-114
我々は,高電力効率かつバイナリ互換性を備えた演算器アレイ型アクセラレータを提案している.本アクセラレータは,未使用ユニッ... [more] ICD2010-114
pp.95-96
ICD 2010-12-16
15:10
東京 東京大学 先端科学技術研究センター [ポスター講演]アレイ型アクセラレータにおける演算器間ネットワークの設計
大上 俊岩上拓矢吉村和浩中田 尚中島康彦奈良先端大ICD2010-115
我々は,VLIWプロセッサと演算器アレイから構成されている演算器アレイ型アクセラレータ(LAPP)を提案している.本アク... [more] ICD2010-115
pp.97-99
ICD 2010-12-17
14:15
東京 東京大学 先端科学技術研究センター 演算器アレイを拡張する細粒度時分割機構
岩上拓矢吉村和浩森 浩大中田 尚中島康彦奈良先端大ICD2010-123
我々は一般的な機械語命令を演算器アレイに写像して高い効率で実行する線形アレイ型アクセラレータ
LAPP を提案している... [more]
ICD2010-123
pp.141-146
VLD 2010-09-27
14:25
京都 京都工繊大 60周年記念館 ヘテロジニアスマルチコアプロセッサのためのアルゴリズム変換を考慮したアクセラレータセントリックなタスク割り当て
張山昌論ウッデヤスーリヤ ハシタ ムトゥマラ亀山充隆東北大VLD2010-43
CPUコアとアクセラレータコアを組み合わせたヘテロジニアスマルチコアプロセッサでは異種のプロセッサの利用により全体の性能... [more] VLD2010-43
pp.7-12
RECONF 2010-09-17
09:25
静岡 静岡大学(工学部2号館) COGRE: 面積削減を目的とした少構成メモリ論理セルアーキテクチャ
岡本康裕一ノ宮佳裕尼崎太樹飯田全広末吉敏則熊本大RECONF2010-31
現在,多くのFPGA(Field Programmable Gate Array)では論理セルとしてLUT(Look-U... [more] RECONF2010-31
pp.79-84
RECONF 2010-09-17
10:15
静岡 静岡大学(工学部2号館) 同期/非同期ハイブリッドアーキテクチャに基づく低消費電力FPGAの構成
石原翔太土屋亮人小松与志也張山昌論亀山充隆東北大RECONF2010-33
非同期式回路はクロックツリーによる消費電力がないため,低稼働率の部分回路において電力効率が良い.一方,同期式回路は非同期... [more] RECONF2010-33
pp.91-95
RECONF 2010-09-17
11:00
静岡 静岡大学(工学部2号館) マルチコンテキスト型動的リコンフィギャラブルプロセッサからコンテキストメモリをなくす方法の提案
天野英晴木村優之小崎信明慶大RECONF2010-34
コンテキストメモリは、マルチコンテキスト型DRPAの特徴的な構成要素であり、
これにより、コンテキストスイッチを1クロ... [more]
RECONF2010-34
pp.97-102
RECONF 2010-05-13
14:55
長崎 長崎温泉 やすらぎ伊王島 (長崎市伊王島町) 動的再構成プロセッサアレイMuCCRA-3のマルチコア化の研究
佐々木瑛一齊藤貴樹木村優之天野英晴慶大RECONF2010-4
近年,モバイル機器の多機能化に伴い,
機能要求及び性能要求を満たすため,多くの専用ハードウェアを
搭載する必要が出て... [more]
RECONF2010-4
pp.19-24
RECONF 2010-05-13
15:20
長崎 長崎温泉 やすらぎ伊王島 (長崎市伊王島町) FeRAMを用いた不揮発リコンフィギャラブルロジックデバイスの試作
古賀正紘飯田全広尼崎太樹熊本大)・市田善信佐治満朗飯田 淳ローム)・末吉敏則熊本大RECONF2010-5
FPGAのようなRLDは製造後に実装する回路を変更できる利点を持つが,組込みシステム向けの System on Chip... [more] RECONF2010-5
pp.25-30
 115件中 21~40件目 [前ページ]  /  [次ページ]  
ダウンロード書式の初期値を指定してください NEW!!
テキスト形式 pLaTeX形式 CSV形式 BibTeX形式
著作権について : 以上の論文すべての著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会