研究会 |
発表日時 |
開催地 |
タイトル・著者 |
抄録 |
資料番号 |
IN, CCS (併催) |
2022-08-04 16:50 |
北海道 |
北海道大学 百年記念会館 (ハイブリッド開催,主:現地開催,副:オンライン開催) |
[招待講演]エッジ向け深層ニューラルネットワークプロセッサ:量子化・通信・メモリ ○安藤洸太(北大) CCS2022-34 |
2012年に深層畳込みニューラルネットワークの先駆けとして登場したAlexNet以来,AI技術の急速な発展と社会応用の拡... [more] |
CCS2022-34 p.41 |
RECONF |
2022-06-07 14:25 |
茨城 |
筑波大学計算科学研究センター (ハイブリッド開催,主:現地開催,副:オンライン開催) |
NAS Parallel Benchmarksを用いた耐故障ルーティング法の性能評価 ○黒川陽太・福士 将(山口大) RECONF2022-4 |
本報告では,ネットワークオンチップ(NoC)型のメニーコアプロセッサ向けに開発された耐故障ルーティング法に対して,ベンチ... [more] |
RECONF2022-4 pp.20-25 |
NS, IN (併催) |
2016-03-04 10:10 |
宮崎 |
フェニックス・シーガイア・リゾート(宮崎) |
パスネットワーク・パケットネットワーク併用型データセンターチップの評価 ○大下裕一・村田正幸(阪大) IN2015-126 |
データセンター内の処理を低消費電力で実行するために、多数のコアを収容したチップを構成するデータセンターチップというアプロ... [more] |
IN2015-126 pp.107-112 |
ICD, CPSY (共催) |
2015-12-18 14:55 |
京都 |
京都工芸繊維大学 |
三次元積層チップにおける最大配線長制限下トポロジ最適化 ○中原 浩・藤木大地・蓼 誠一・安戸僚汰・河野隆太・松谷宏紀(慶大)・鯉渕道紘(NII)・中野浩嗣(広島大)・天野英晴(慶大) ICD2015-91 CPSY2015-104 |
Through Silicon Via(TSV) を代表とする三次元積層技術は, 半導体の微細化技術が難... [more] |
ICD2015-91 CPSY2015-104 pp.111-116 |
CPSY, IPSJ-ARC (連催) DC (併催) [詳細] |
2015-08-05 11:45 |
大分 |
ビーコンプラザ(別府) |
再構成可能ネットワークオンチップを用いた耐故障性向上 ○蓼 誠一(慶大)・鯉渕道紘(NII)・松谷宏紀・天野英晴(慶大) CPSY2015-28 DC2015-24 |
現在,コア間の通信には,パケット転送を用いたネットワークのNetwork-on-Chip(NoC) が広く用いられ
て... [more] |
CPSY2015-28 DC2015-24 pp.143-148(CPSY), pp.15-20(DC) |
CPSY, IPSJ-ARC (連催) DC (併催) [詳細] |
2015-08-06 17:30 |
大分 |
ビーコンプラザ(別府) |
三次元積層チップへの高性能既存トポロジレイアウト法 ○中原 浩・安戸僚汰・松谷宏紀(慶大)・鯉渕道紘(NII)・天野英晴(慶大) CPSY2015-43 |
近年,プロセッサ単体の性能向上の難化によってCMPの需要は高まってきている.CMPにおいて,チップ間の通信をネットワーク... [more] |
CPSY2015-43 pp.275-280 |
RECONF, CPSY, VLD (共催) IPSJ-SLDM (連催) [詳細] |
2015-01-29 09:55 |
神奈川 |
慶應義塾大学 日吉キャンパス |
優先度に基づくパケット追い越しとリソース制御を付加したNoCアーキテクチャ ○大槻周平・溝谷圭悟・高須雅義(慶大)・山崎大輝(ソニー)・山崎信行(慶大) VLD2014-117 CPSY2014-126 RECONF2014-50 |
近年の半導体技術の進歩により多くのトランジスタを1つのチップ上に集積できるようになり,現在ではChip-Multipro... [more] |
VLD2014-117 CPSY2014-126 RECONF2014-50 pp.25-30 |
RECONF, CPSY, VLD (共催) IPSJ-SLDM (連催) [詳細] |
2015-01-30 17:30 |
神奈川 |
慶應義塾大学 日吉キャンパス |
誘導結合型三次元積層マルチコアプロセッサにおけるキャッシュ間通信手法の検討 ○松村正隆(電通大)・近藤正章(東大)・松谷宏紀(慶大)・和田康孝(早大)・本多弘樹(電通大) VLD2014-152 CPSY2014-161 RECONF2014-85 |
近年,半導体技術の進歩により Network-on-Chip (NoC) の三次元化が可能となった.特に積層したチップ間... [more] |
VLD2014-152 CPSY2014-161 RECONF2014-85 pp.245-250 |
CPSY, DC (共催) IPSJ-EMB, IPSJ-SLDM (共催) (連催) [詳細] |
2014-03-15 17:40 |
沖縄 |
ICT文化ホール |
車載制御用ディペンダブルNoCプラットフォームの評価キット構築 ○中井一貴・小泉夢月・米田友洋(NII) CPSY2013-105 DC2013-92 |
近年,車載ECU(Electronic Control Unit)をいくつかまとめてメニコアシステム上で実現する,統合化... [more] |
CPSY2013-105 DC2013-92 pp.133-138 |
CPSY, RECONF, VLD (共催) IPSJ-SLDM (連催) [詳細] |
2014-01-29 10:50 |
神奈川 |
慶応義塾大学 日吉キャンパス |
ランダムNoCのためのコンフィギャラブルスイッチ機構 ○蓼 誠一・加賀美崇紘・河野隆太・松谷宏紀(慶大)・鯉渕道紘(NII)・天野英晴(慶大) VLD2013-123 CPSY2013-94 RECONF2013-77 |
スモールワールド性の提唱によって、規則的なネットワークトポロジにランダム性を追加することでノー
ド間通信遅延を削減でき... [more] |
VLD2013-123 CPSY2013-94 RECONF2013-77 pp.125-130 |
CPSY, RECONF, VLD (共催) IPSJ-SLDM (連催) [詳細] |
2014-01-29 13:20 |
神奈川 |
慶応義塾大学 日吉キャンパス |
局所性を考慮したマルチFPGAシステム向けタスクマッピング手法 ○片野弘規・李 昇周・戸川 望(早大)・青木 孝・関原悠介・中西 衛(NTT) VLD2013-126 CPSY2013-97 RECONF2013-80 |
ネットワーク状に構成されたマルチFPGAシステムが提案されている.
これは複数枚のボードから構成され, 各ボードには5... [more] |
VLD2013-126 CPSY2013-97 RECONF2013-80 pp.143-148 |
VLD, DC, IPSJ-SLDM (連催) ICD, CPM (共催) CPSY, RECONF (併催) [詳細] |
2013-11-29 13:45 |
鹿児島 |
鹿児島県文化センター |
チップ間ワイヤレス通信にCSMA/CDバスを用いた3-D NoCアーキテクチャ ○加賀美崇紘・松谷宏紀(慶大)・鯉渕道紘(NII)・天野英晴(慶大) CPSY2013-72 |
ワイヤレス 3 次元積層チップは, チップ間ワイヤレス通信に CMOS ベースのトランシーバを用いており, 任意のチップ... [more] |
CPSY2013-72 pp.77-82 |
CPSY |
2013-10-03 11:10 |
千葉 |
幕張メッセ |
高信頼メニーコアシステムSmartCoreにおけるTMR実行の提案と評価 ○笹河良介・佐藤真平・吉瀬謙二(東工大) CPSY2013-32 |
プロセッサの信頼性向上を目的に,我々は以前より,ネットワークオンチップの支援によりメニーコアプロセッサが持つ冗長性を活用... [more] |
CPSY2013-32 pp.7-12 |
RCS, IN (併催) |
2013-05-17 11:10 |
東京 |
機械振興会館 |
データセンターに適した3次元オンチップ型ネットワーク構造の検討と評価 ○池田崇栄・大下裕一・村田正幸(阪大) IN2013-20 |
データセンターの処理を低消費電力で実現する手法として、
データセンター内のサーバー間のネットワークを1チップに集約する... [more] |
IN2013-20 pp.49-54 |
CPSY, DC (共催) IPSJ-SLDM, IPSJ-EMB (共催) (連催) [詳細] |
2013-03-14 14:30 |
長崎 |
対馬市交流センター 会議室 |
ディペンダブルネットワークオンチッププラットフォームによる車載制御の実証に向けて ○中井一貴・Chammika Mannakkara・Vijay Holimath・米田友洋(NII) CPSY2012-97 DC2012-103 |
近年,車載ECU(Electronic Control Unit)をいくつかまとめてメニコアシステム上で
実現する,... [more] |
CPSY2012-97 DC2012-103 pp.271-276 |
CPSY, VLD, RECONF (共催) IPSJ-SLDM (連催) [詳細] |
2013-01-16 09:35 |
神奈川 |
慶応義塾大学 日吉キャンパス |
Altera FPGAにおけるGALS-NoCとその設計手法 ○方波見英基・齋藤 寛(会津大) VLD2012-108 CPSY2012-57 RECONF2012-62 |
本稿ではアルテラ社のField Programmable Gate Array (FPGA)を対象としたGlobally... [more] |
VLD2012-108 CPSY2012-57 RECONF2012-62 pp.7-12 |
VLD, DC, IPSJ-SLDM (連催) ICD, CPM (共催) CPSY, RECONF (併催) [詳細] |
2012-11-27 09:25 |
福岡 |
九州大学百年講堂 |
ネットワークオンチップにおける仮想チャネル利用法の再考 ○笹河良介・藤枝直輝・高前田(山崎) 伸也・吉瀬謙二(東工大) CPSY2012-51 |
Network on Chip でのルーティングにおいて,デッドロックフリーであることは重要であり,仮想チャネルをクラス... [more] |
CPSY2012-51 pp.21-26 |
VLD, DC, IPSJ-SLDM (連催) ICD, CPM (共催) CPSY, RECONF (併催) [詳細] |
2012-11-27 09:50 |
福岡 |
九州大学百年講堂 |
Network Performance of Multifunction On-chip Router Architectures ○Shinya Takamaeda-Yamazaki・Naoki Fujieda・Kenji Kise(Tokyo Inst. of Tech.) CPSY2012-52 |
プロセッサの信頼性向上を目的に,我々は以前より,ネットワークオンチップの支援によりメニーコアプロセッサが持つ冗長性を活用... [more] |
CPSY2012-52 pp.27-32 |
VLD, CPSY, RECONF (共催) IPSJ-SLDM (連催) [詳細] |
2012-01-25 14:55 |
神奈川 |
慶応義塾大学 日吉キャンパス |
多電源可変パイプラインルータにおける電源ドメインサイズの解析 ○中村武雄・松谷宏紀(慶大)・鯉渕道絋(NII)・宇佐美公良(芝浦工大)・天野英晴(慶大) VLD2011-99 CPSY2011-62 RECONF2011-58 |
我々はメニーコアにおけるネットワークオンチップ(Network-on-Chip)を低消費電力化するために多電源可変パイプ... [more] |
VLD2011-99 CPSY2011-62 RECONF2011-58 pp.49-54 |
VLD, CPSY, RECONF (共催) IPSJ-SLDM (連催) [詳細] |
2012-01-25 15:45 |
神奈川 |
慶応義塾大学 日吉キャンパス |
トラフィック解析によるオンチップルータのバンド幅制御 ○山崎大輝・松谷宏紀・山崎信行(慶大) VLD2011-101 CPSY2011-64 RECONF2011-60 |
組込みアプリケーションの高機能化にともない, 組込みシステムにおいてもマルチコアが当たり前となりつつある. 複数のコアを... [more] |
VLD2011-101 CPSY2011-64 RECONF2011-60 pp.61-66 |