お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
研究会 開催スケジュール
技報閲覧サービス
[ログイン]
技報アーカイブ
    [Japanese] / [English] 
研究会名/開催地/テーマ  )→
 
講演検索  検索語:  /  範囲:題目 著者 所属 抄録 キーワード )→

すべての研究会開催スケジュール  (検索条件: すべての年度)

講演検索結果
 登録講演(開催プログラムが公開されているもの)  (日付・降順)
 53件中 41~53件目 [前ページ]  /   
研究会 発表日時 開催地 タイトル・著者 抄録 資料番号
VLD, IPSJ-SLDM
(連催)
2009-05-21
10:00
福岡 北九州国際会議場 パス長制約付き点集合に対する矩形スタイナー木構成手法
井上雅文富岡洋一東工大)・小平行秀会津大)・高橋篤司阪大VLD2009-4
配線の微細化に伴い,信号伝搬遅延に占める配線遅延の割合が無視できない程に大きくなってきており,配線遅延の低減を目的とした... [more] VLD2009-4
pp.31-36
VLD 2009-03-11
15:50
沖縄 沖縄県男女共同参画センター EDAツールを用いた低コスト一般同期クロックツリー合成手法
橋本浩良小平行秀高橋篤司東工大VLD2008-134
市販EDAツール等のCTS(クロックツリー合成)機能を用いて,一般同期クロックツリーを合成することは可能であるが,合成さ... [more] VLD2008-134
pp.47-52
VLD 2009-03-11
16:15
沖縄 沖縄県男女共同参画センター クロック周期短縮のための挿入遅延量を抑えた回路への遅延挿入法
谷 修平小平行秀高橋篤司東工大VLD2008-135
従来のクロックの同時分配を前提とする完全同期方式の下で合成された論理回路に対し,クロック分配回路を一般同期化することで回... [more] VLD2008-135
pp.53-58
VLD 2009-03-11
16:40
沖縄 沖縄県男女共同参画センター 障害物を含む配線領域における並走配線最長化手法
末廣 傑小平行秀高橋篤司東工大VLD2008-136
近年,VLSIシステムの高速化にともない,PCBの配線設計において,信号遅延やシグナルインテグリティに配慮することが求め... [more] VLD2008-136
pp.59-64
VLD, DC, IPSJ-SLDM
(共催)
ICD, CPM
(共催)
CPSY, RECONF
(併催) [詳細]
2008-11-17
14:55
福岡 北九州学術研究都市 CAFE router:障害物を含む領域における連結度を考慮した複線配線手法
小平行秀高橋篤司東工大VLD2008-72 DC2008-40
近年の回路動作の高速化に伴い,複数の信号線のそれぞれに対して要求される遅延量を高い精度で実現することが必要となっている.... [more] VLD2008-72 DC2008-40
pp.73-78
VLD 2008-09-30
11:40
石川 金沢商工会議所会館 最近傍ビア配置に基づく2層BGAパッケージ自動配線手法
倉田芳明富岡洋一小平行秀高橋篤司東工大VLD2008-55
 [more] VLD2008-55
pp.49-54
CAS 2008-02-01
10:30
沖縄 沖縄県青年会館 障害物を含む領域における最大配線長見積りに関する考察
末廣 傑小平行秀高橋篤司東工大CAS2007-97
集積回路には,回路の誤作動を防ぐために特に同じタイミングで供給することが求められる複数の信号が存在する.近年の回路動作の... [more] CAS2007-97
pp.19-23
CAS 2008-02-01
10:55
沖縄 沖縄県青年会館 最短パス木修正アルゴリズムの設計とその性能評価
石田 勉小平行秀高橋篤司東工大CAS2007-98
集積回路の設計において,回路は回路修正を繰り返すことで改良されていく.回路が動作する最小クロック周期は,回路の評価の最も... [more] CAS2007-98
pp.25-30
VLD, IPSJ-SLDM
(共催)
2007-05-11
13:45
京都 京大会館 統計的静的遅延解析による指定良品率を達成する最大遅延値見積もり手法
古屋宏基小平行秀高橋篤司東工大VLD2007-14
近年,集積回路の微細化にともない,
製造プロセスや回路の運用に伴う素子遅延のバラツキが大きくなっており,
最悪の場合... [more]
VLD2007-14
pp.43-47
ICD, VLD
(共催)
2007-03-08
11:30
沖縄 メルパルク沖縄 CADツールを用いた一般同期向けクロック木の一合成法
原田陽介橋本浩良小平行秀高橋篤司東工大
 [more] VLD2006-127 ICD2006-218
pp.49-53
VLD, DC, IPSJ-SLDM
(共催)
RECONF, CPSY, IPSJ-ARC
(併催) [詳細]
2006-11-29
16:20
福岡 北九州国際会議場 一般同期方式におけるレジスタ再配置によるレジスタ削減手法
小平行秀高橋篤司東工大
 [more] VLD2006-70 DC2006-57
pp.33-38
ICD, VLD
(共催)
2006-03-09
11:30
沖縄 メルパルク沖縄 クラスタ分割を用いたスケジューリング法の効率化
砂走裕一小平行秀高橋篤司東工大
準同期式回路のクロック合成において,レイアウト中で位置的に近い複数のレジスタを一つのクラスタにまとめ同一のクロックタイミ... [more] VLD2005-113 ICD2005-230
pp.31-36
VLD, ICD
(共催)
2005-03-10
- 2005-03-11
沖縄 メルパルク沖縄 準同期方式におけるリタイミングを用いた回路修正手法
上林英悟小平行秀高橋篤司東工大
 [more] VLD2004-146 ICD2004-242
pp.55-60
 53件中 41~53件目 [前ページ]  /   
ダウンロード書式の初期値を指定してください NEW!!
テキスト形式 pLaTeX形式 CSV形式 BibTeX形式
著作権について : 以上の論文すべての著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会