お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
研究会 開催スケジュール
技報閲覧サービス
[ログイン]
技報アーカイブ
    [Japanese] / [English] 
研究会名/開催地/テーマ  )→
 
講演検索  検索語:  /  範囲:題目 著者 所属 抄録 キーワード )→

すべての研究会開催スケジュール  (検索条件: すべての年度)

講演検索結果
 登録講演(開催プログラムが公開されているもの)  (日付・降順)
 116件中 41~60件目 [前ページ]  /  [次ページ]  
研究会 発表日時 開催地 タイトル・著者 抄録 資料番号
VLD, CPSY, RECONF
(共催)
IPSJ-SLDM, IPSJ-ARC
(共催)
(連催) [詳細]
2016-01-20
14:15
神奈川 慶應義塾大学 日吉キャンパス ビルディングキューブ法に基づくステンシル計算の高位合成ベースFPGA実装
副島梨恵翁 浩二柴田裕一郎小栗 清長崎大VLD2015-91 CPSY2015-123 RECONF2015-73
解適合格子法の一種であるビルディングキューブ法 (BCM)は計算領域を異なる大きさの
直交格子に分割するが,各格子のデ... [more]
VLD2015-91 CPSY2015-123 RECONF2015-73
pp.125-130
VLD, CPSY, RECONF
(共催)
IPSJ-SLDM, IPSJ-ARC
(共催)
(連催) [詳細]
2016-01-21
09:25
神奈川 慶應義塾大学 日吉キャンパス FIND特徴を用いたリアルタイム人検出システムのFPGA化の検討
林田与志樹大石将仁藤田 亮柴田裕一郎小栗 清長崎大VLD2015-99 CPSY2015-131 RECONF2015-81
本稿では、FIND(Feature INteraction Descriptor)特徴を用いた画像処理
ベースのリア... [more]
VLD2015-99 CPSY2015-131 RECONF2015-81
pp.173-178
VLD, CPSY, RECONF
(共催)
IPSJ-SLDM, IPSJ-ARC
(共催)
(連催) [詳細]
2016-01-21
09:50
神奈川 慶應義塾大学 日吉キャンパス AMPD法を用いたピーク検出システムのFPGAへの実装
岩崎文彦柴田裕一郎小栗 清長崎大VLD2015-100 CPSY2015-132 RECONF2015-82
時系列に並んだデータのピーク検出は様々なアプリケーションに用いられており、 近年ではビッグデータ解析やIoTなどの技術ト... [more] VLD2015-100 CPSY2015-132 RECONF2015-82
pp.179-184
VLD, DC, IPSJ-SLDM
(連催)
ICD, CPM
(共催)
CPSY, RECONF
(併催) [詳細]
2015-12-03
10:10
長崎 長崎県勤労福祉会館 高位合成を用いた人検出画像処理のFPGA実装に関する一考察
藤田 亮大石将仁林田与志樹柴田裕一郎小栗 清長崎大RECONF2015-58
本稿では, HOG (Histograms of Oriented Gradients) 特徴と Ada... [more] RECONF2015-58
pp.57-62
RECONF 2015-09-18
09:50
愛媛 愛媛大学 FPGAを用いた人検出のための機械学習識別器の比較
大石将仁林田与志樹藤田 亮柴田裕一郎小栗 清長崎大RECONF2015-34
本稿では,画像ベース人検出のための機械学習識別器であるReal AdaBoostと線形SVMのFPGA実装を比較する.識... [more] RECONF2015-34
pp.13-18
RECONF 2015-09-18
13:50
愛媛 愛媛大学 FPGAにおける異種冗長設計の実験的評価
白倉雄大森本賢一長崎大)・野辺雅典MHPS)・田中雅晴三菱重工)・柴田裕一郎丸田英徳黒川不二雄長崎大RECONF2015-38
産業用インフラストラクチャの制御システムへのFPGA適用が注目されており、機能安全をどのように担保するかが課題である。我... [more] RECONF2015-38
pp.33-38
RECONF 2015-06-19
15:35
京都 京都大学 FPGAによる制御演算の実現と機能安全
森本賢一長崎大)・野辺雅典MHPS)・田中雅晴三菱重工)・柴田裕一郎白倉雄大丸田英徳黒川不二雄長崎大RECONF2015-10
FPGAを産業用制御システムの主演算器として使用するための一手法を提案する。本論文ではファンクションブロックダイアグラム... [more] RECONF2015-10
pp.53-57
RECONF 2015-06-19
16:00
京都 京都大学 FPGAにおける異種冗長演算設計の一考察
白倉雄大森本賢一長崎大)・野辺雅典MHPS)・田中雅晴三菱重工)・柴田裕一郎丸田英徳黒川不二雄長崎大RECONF2015-11
産業用インフラストラクチャの制御システムにおいてはFPGAの適用が注目されているが、どのように機能安全を担保するかが課題... [more] RECONF2015-11
pp.59-63
RECONF, CPSY, VLD
(共催)
IPSJ-SLDM
(連催) [詳細]
2015-01-29
16:05
神奈川 慶應義塾大学 日吉キャンパス PWM制御向け高時間分解能信号生成回路のFPGA実装
柏木 瞬光武大貴谷口弘展柴田裕一郎小栗 清丸田英徳黒川不二雄長崎大VLD2014-125 CPSY2014-134 RECONF2014-58
近年、電子機器の省エネ化への取り組みとしてスイッチング電源のディジタル
制御とその高周波化が注目されている。FPG... [more]
VLD2014-125 CPSY2014-134 RECONF2014-58
pp.85-90
RECONF, CPSY, VLD
(共催)
IPSJ-SLDM
(連催) [詳細]
2015-01-30
08:30
神奈川 慶應義塾大学 日吉キャンパス FPGAアクセラレータを用いたストリーム処理における電力性能最適化に関する検討
福本航太翁 浩二副島梨恵柴田裕一郎小栗 清長崎大VLD2014-131 CPSY2014-140 RECONF2014-64
 [more] VLD2014-131 CPSY2014-140 RECONF2014-64
pp.123-128
RECONF, CPSY, VLD
(共催)
IPSJ-SLDM
(連催) [詳細]
2015-01-30
08:50
神奈川 慶應義塾大学 日吉キャンパス ニューラルネットワークを用いたストリーム画像圧縮アーキテクチャの提案
浜崎 薫柴田裕一郎小栗 清長崎大VLD2014-132 CPSY2014-141 RECONF2014-65
FPGA上にアルゴリズムに特化したストリーム処理アーキテクチャを構成したリ
アルタイム画像処理システムは,FPGA... [more]
VLD2014-132 CPSY2014-141 RECONF2014-65
pp.129-132
PRMU 2014-12-12
14:45
福岡 九州大学 ステレオビジョン用グラフカットに対するGPU実装のHIPR,BKとの性能比較
丸尾健二小栗 清柴田裕一郎長崎大PRMU2014-83
グラフカットは近年ビジョンの分野で広く使われている手法である。しかし、グラフのサイズが大きくなるとグラフカットにかかる時... [more] PRMU2014-83
pp.103-109
PRMU 2014-12-12
15:15
福岡 九州大学 ステレオビジョン用GPUグラフカットグラフデータの配置に関する検討
田村 公小栗 清柴田裕一郎長崎大PRMU2014-84
ステレオビジョン用のグラフカットを高速に行うために、GPU(Graphics Processing Unit)によるPu... [more] PRMU2014-84
pp.111-116
PRMU 2014-12-12
15:45
福岡 九州大学 GPUダイナミックパラレリズムを使用したグラフカットPushRelabel処理の高速化
加世堂 礼小栗 清柴田裕一郎長崎大PRMU2014-85
ステレオビジョン用グラフカットを高速に行うためにGPUによるPushRelabelアルゴリズムを実装した.
近年,NV... [more]
PRMU2014-85
pp.117-121
VLD, DC, IPSJ-SLDM
(連催)
ICD, CPM
(共催)
CPSY, RECONF
(併催) [詳細]
2014-11-26
11:35
大分 ビーコンプラザ(別府国際コンベンションセンター) HOG特徴を用いた人検出システムにおける効率的なFPGA資源割り当てに関する一考察
大石将仁柴田裕一郎小栗 清長崎大RECONF2014-39
本稿では, HOG (Histograms of Oriented Gradients) 特徴を用いた画像処理ベースのリ... [more] RECONF2014-39
pp.31-36
VLD, DC, IPSJ-SLDM
(連催)
ICD, CPM
(共催)
CPSY, RECONF
(併催) [詳細]
2014-11-27
16:50
大分 ビーコンプラザ(別府国際コンベンションセンター) 最適なワードサイズを持つアクセラレータによる有限体演算の高速化
岩崎亜衣子柴田裕一郎小栗 清原澤隆一長崎大RECONF2014-44
本稿では楕円曲線暗号の分野で使われる有限体の演算を高速化するために,標数2の有限体演算用の機構を,FPGA上のソフトコア... [more] RECONF2014-44
pp.57-61
RECONF 2014-06-12
14:35
宮城 片平さくらホール 高位合成ベースFPGAアクセラレータにおけるステンシル計算用メモリプロファイリングフレームワーク
翁 浩二副島梨恵土肥慶亮柴田裕一郎小栗 清長崎大RECONF2014-11
 [more] RECONF2014-11
pp.55-60
VLD, DC, IPSJ-SLDM
(連催)
ICD, CPM
(共催)
CPSY, RECONF
(併催) [詳細]
2013-11-28
09:20
鹿児島 鹿児島県文化センター 分離度フィルタのFPGA実装におけるハードウェア量と検出精度のトレードオフ
濱村甚平土肥慶亮柴田裕一郎小栗 清長崎大RECONF2013-48
本稿では、FPGAによる分離度フィルタの実装に必要なハードウェア量を削減する方法を3つ提案し、それに伴う検出精度の変化を... [more] RECONF2013-48
pp.51-56
VLD, DC, IPSJ-SLDM
(連催)
ICD, CPM
(共催)
CPSY, RECONF
(併催) [詳細]
2013-11-28
13:45
鹿児島 鹿児島県文化センター GPUを用いた3次元FDTD法による電磁界シミュレーションの高速な可視化処理の実装
青木宏太土肥慶亮柴田裕一郎小栗 清藤本孝文長崎大CPSY2013-65
本稿では、GPUを用いた3次元FDTD法による電磁界シミュレーションの高速な可視化処理の実装、評価を行う。シミュレーショ... [more] CPSY2013-65
pp.35-40
RECONF 2013-09-18
16:20
石川 北陸先端科学技術大学院大学 FPGAアクセラレータを用いた三次元ステンシル計算における電力性能モデルの検討
土肥慶亮福本航太柴田裕一郎小栗 清長崎大RECONF2013-23
本稿では,ストリーム指向のFPGA アクセラレータ上での三次元ステンシル計算向けデザインにおける
ユーザ空間パラメータ... [more]
RECONF2013-23
pp.19-24
 116件中 41~60件目 [前ページ]  /  [次ページ]  
ダウンロード書式の初期値を指定してください NEW!!
テキスト形式 pLaTeX形式 CSV形式 BibTeX形式
著作権について : 以上の論文すべての著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会