お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
研究会 開催スケジュール
技報閲覧サービス
[ログイン]
技報アーカイブ
    [Japanese] / [English] 
研究会名/開催地/テーマ  )→
 
講演検索  検索語:  /  範囲:題目 著者 所属 抄録 キーワード )→

すべての研究会開催スケジュール  (検索条件: すべての年度)

講演検索結果
 登録講演(開催プログラムが公開されているもの)  (日付・降順)
 97件中 41~60件目 [前ページ]  /  [次ページ]  
研究会 発表日時 開催地 タイトル・著者 抄録 資料番号
VLD, DC, IPSJ-SLDM
(連催)
ICD, CPM
(共催)
CPSY, RECONF
(併催) [詳細]
2014-11-26
10:45
大分 ビーコンプラザ(別府国際コンベンションセンター) タイミング制約を含んだ回路記述方式とその意味論
西村俊二尼崎太樹末吉敏則熊本大VLD2014-82 DC2014-36
数学的な理論に基づく厳密な検証が可能となることから,各種の形式検証手法が広がりつつあるが,その検証対象は同期回路に限られ... [more] VLD2014-82 DC2014-36
pp.81-86
VLD, DC, IPSJ-SLDM
(連催)
ICD, CPM
(共催)
CPSY, RECONF
(併催) [詳細]
2014-11-27
16:00
大分 ビーコンプラザ(別府国際コンベンションセンター) FPGAベースASICエミュレータにおける高速シリアル通信機構の設計と評価
岡本隆志久我守弘尼崎太樹飯田全広末吉敏則熊本大RECONF2014-42
回路規模の増大に伴い,特定用途向けLSI(Large Scale Integration)であるASIC(Applica... [more] RECONF2014-42
pp.45-50
RECONF 2014-09-18
14:10
広島 杜の宿 65nmCMOSプロセスを用いた耐故障FPGAの試作と評価
尼崎太樹梶原拓也藤澤賢太郎趙 謙飯田全広久我守弘末吉敏則熊本大RECONF2014-18
我々はSoC(System on a Chip)に搭載されるFPGA-IP(Field Programmable Gat... [more] RECONF2014-18
pp.7-12
RECONF 2014-09-18
14:35
広島 杜の宿 フォルトトレラントFPGA向け実行時故障検出機構の一検討
藤澤賢太郎尼崎太樹飯田全広久我守弘末吉敏則熊本大RECONF2014-19
システム LSI には高い信頼性が求められており,故障の発生を早急に検出し回避する必要がある.そこで本論文では,フォルト... [more] RECONF2014-19
pp.13-18
RECONF 2014-09-19
14:40
広島 杜の宿 様相論理によるマルチクロック同期回路の形式検証体系
西村俊二尼崎太樹末吉敏則熊本大RECONF2014-33
数学的な理論に基づく厳密な検証が可能となることから,各種の形式検証手法が広がりつつあるが,多くの場合検証対象は単一クロッ... [more] RECONF2014-33
pp.93-98
RECONF 2014-06-12
11:15
宮城 片平さくらホール 高速シリアル通信を用いた3次元FPGAの検討
梶原拓也尼崎太樹飯田全広久我守弘末吉敏則熊本大RECONF2014-7
LSI(Large Scale Integration)の性能向上の手段として,微細化に依存しない 3次元積層技術が注目... [more] RECONF2014-7
pp.31-36
RECONF 2014-06-12
14:10
宮城 片平さくらホール Zyndroid: Android アプリケーションのHW/SW協調実行プラットフォーム
眞下 達久我守弘尼崎太樹飯田全広末吉敏則熊本大RECONF2014-10
Android OS 搭載システムが幅広い分野で使用されているが,その上での処理内容はより高度化し高い処理能力が要求され... [more] RECONF2014-10
pp.49-54
VLD, DC, IPSJ-SLDM
(連催)
ICD, CPM
(共催)
CPSY, RECONF
(併催) [詳細]
2013-11-28
08:55
鹿児島 鹿児島県文化センター 仮想CGRAへのJavaソフトウェアのマッピングとFPGA実装
小川裕喜尼崎太樹飯田全広久我守弘末吉敏則熊本大RECONF2013-47
組込みシステムは,開発費削減のために設計資産の再利用化が進められている.
しかし,高性能化のためにソフトウェアを実行環... [more]
RECONF2013-47
pp.45-50
RECONF 2013-09-19
09:25
石川 北陸先端科学技術大学院大学 シャノン展開された部分関数の特徴に基づく少構成メモリLUT
柳田恭成尼崎太樹飯田全広久我守弘末吉敏則熊本大RECONF2013-27
現在,FPGA(Field Programmable Gate Array)の論理セルとしてLUT(Look-Up Ta... [more] RECONF2013-27
pp.43-48
SIP, CAS, MSS, VLD
(共催)
2013-07-11
18:00
熊本 熊本大学 配線セグメント長を考慮したSOMベースFPGA配置手法
濱田哲郎尼崎太樹飯田全広久我守弘末吉敏則熊本大CAS2013-16 VLD2013-26 SIP2013-46 MSS2013-16
FPGA(Field Programmable Gate Array)の設計工程において配置は最も時間を要する処理の一つ... [more] CAS2013-16 VLD2013-26 SIP2013-46 MSS2013-16
pp.83-88
RECONF 2013-05-21
10:10
高知 高知県民文化ホール 高速シリアル通信を用いたFPGAベースASICエミュレータの設計と評価
宇田貴重久我守弘尼崎太樹飯田全広末吉敏則熊本大RECONF2013-10
近年,専用回路であるASICは回路規模の増加に伴う開発期間の長期化が大きな問題となっている.中でも検証は開発期間の多くを... [more] RECONF2013-10
pp.49-54
RECONF 2013-05-21
11:25
高知 高知県民文化ホール 故障耐性をもつFPGA-IPコアの提案
尼崎太樹井上万輝趙 謙飯田全広久我守弘末吉敏則熊本大RECONF2013-13
本論文ではシステムLSI に搭載するFPGA-IP コアを対象に,物理故障に対し耐故障性をもつFPGA アー
キテクチ... [more]
RECONF2013-13
pp.67-72
CPSY, VLD, RECONF
(共催)
IPSJ-SLDM
(連催) [詳細]
2013-01-16
10:00
神奈川 慶応義塾大学 日吉キャンパス 配線領域を分割した三次元FPGAの一提案
岩井佑介趙 謙尼崎太樹飯田全広久我守弘末吉敏則熊本大VLD2012-109 CPSY2012-58 RECONF2012-63
More than Moore という言葉に代表されるように3次元積層化技術やマルチパッケージ技術の開発が盛んに行われて... [more] VLD2012-109 CPSY2012-58 RECONF2012-63
pp.13-18
VLD, DC, IPSJ-SLDM
(連催)
ICD, CPM
(共催)
CPSY, RECONF
(併催) [詳細]
2012-11-27
14:15
福岡 九州大学百年講堂 組込みシステムを対象としたリコンフィギャラブルJavaアクセラレータの一検討
高田誠也尼崎太樹飯田全広久我守弘末吉敏則熊本大RECONF2012-48
組込みシステムは開発期間の短期化や開発コスト削減のため,設計資産の再利用化が進められている.し
かし,システムへの性能... [more]
RECONF2012-48
pp.9-14
VLD, DC, IPSJ-SLDM
(連催)
ICD, CPM
(共催)
CPSY, RECONF
(併催) [詳細]
2012-11-28
09:00
福岡 九州大学百年講堂 スケールフリーネットワークに基づくFPGA配線構造の基礎的検討
早馬悟司尼崎太樹飯田全広久我守弘末吉敏則熊本大RECONF2012-50
FPGA(Field Programmable Gate Array)は柔軟性実現のために多くの配線を備えているため,配... [more] RECONF2012-50
pp.17-22
RECONF 2012-09-18
15:15
滋賀 立命館大学 びわこくさつキャンパス エポック立命21 少構成メモリ論理セルCOGREを用いた小面積論理クラスタ構造の一提案
高橋知也井上万輝尼崎太樹飯田全広久我守弘末吉敏則熊本大RECONF2012-32
現在,集積回路の大規模化,複雑化により
FPGA(Field Programmable Gate Array)の高性能... [more]
RECONF2012-32
pp.49-54
RECONF 2012-09-19
13:15
滋賀 立命館大学 びわこくさつキャンパス エポック立命21 A Design Framework for Reconfigurable IPs with VLSI CADs
Qian ZhaoKazuki InoueMotoki AmagasakiMasahiro IidaToshinori SueyoshiKumamoto Univ.RECONF2012-41
 [more] RECONF2012-41
pp.101-106
RECONF 2012-09-19
15:05
滋賀 立命館大学 びわこくさつキャンパス エポック立命21 FPGAシステムのソフトエラー耐性評価におけるブートストラップ法による高速化
高野光平一ノ宮佳裕尼崎太樹久我守弘飯田全広末吉敏則熊本大RECONF2012-45
SRAM型FPGA (Field Programmable Gate Array) は高い柔軟性を持つ反面,ソフトエラー... [more] RECONF2012-45
pp.125-130
DC, CPSY
(併催)
2012-08-03
09:30
鳥取 とりぎん文化会館 リコンフィギャラブルシステム向けスケジューリングシミュレータの開発
宇田貴重久我守弘尼崎太樹飯田全広末吉敏則熊本大CPSY2012-19
リコンフィギャラブルコンピューティングシステム(RC システム)はアプリケーションを高速に処理するために利用されている.... [more] CPSY2012-19
pp.61-66
RECONF 2012-05-29
15:10
沖縄 沖縄県男女共同参画センター 単一FPGA内における三重冗長モジュールの動的再配置によるハードエラー回避手法
田中宏樹一ノ宮佳裕宇佐川貞幹尼崎太樹飯田全広久我守弘末吉敏則熊本大RECONF2012-11
FPGAはハードエラー箇所を避けて再構成することでハードエラーから復旧することができる.特に部分再構成を用いることで動的... [more] RECONF2012-11
pp.61-66
 97件中 41~60件目 [前ページ]  /  [次ページ]  
ダウンロード書式の初期値を指定してください NEW!!
テキスト形式 pLaTeX形式 CSV形式 BibTeX形式
著作権について : 以上の論文すべての著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会