お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
研究会 開催スケジュール
技報閲覧サービス
[ログイン]
技報アーカイブ
    [Japanese] / [English] 
研究会名/開催地/テーマ  )→
 
講演検索  検索語:  /  範囲:題目 著者 所属 抄録 キーワード )→

すべての研究会開催スケジュール  (検索条件: すべての年度)

講演検索結果
 登録講演(開催プログラムが公開されているもの)  (日付・降順)
 56件中 41~56件目 [前ページ]  /   
研究会 発表日時 開催地 タイトル・著者 抄録 資料番号
RECONF 2009-09-18
15:00
栃木 宇都宮大学 高精度浮動小数点演算用リコンフィギャラブルアクセラレータに用いる数学関数の実装手法に関する検討
吉岡佑記川本智之伴 大雅谷川一哉弘中哲夫広島市大RECONF2009-39
近年,流体解析計算や素粒子反応計算で用いられるCG法や,
ファインマン・ループ積分など科学技術計算の分野において高精度... [more]
RECONF2009-39
pp.119-124
RECONF 2009-05-14
13:00
福井 福井大学文京キャンパス MePの拡張機能を用いた再構成型プロセッサHy-DiSCの性能評価
梅田賢一内田琢郎谷川一哉弘中哲夫広島市大RECONF2009-1
我々は,ストリーミング処理向けの再構成型プロセッサとしてHy-DiSCプロセッサの開発を行っている.Hy-DiSCプロセ... [more] RECONF2009-1
pp.1-6
CPSY 2008-10-31
11:15
広島 広島市立大学 [特別招待講演]ハイパフォーマンスコンピューティングを目指したMPLDアーキテクチャの提案
弘中哲夫平川直樹広島市大)・吉原理記広島市大/ルネサステクノロジ)・谷川一哉広島市大)・佐藤正幸太陽誘電CPSY2008-31
近年では高性能FPGAの登場により科学技術計算等を対象にしたHPC (High Performance Computin... [more] CPSY2008-31
pp.13-18
RECONF 2008-09-26
10:00
岡山 岡山大学 科学技術計算エンジンに使用するディジットシリアル浮動小数点演算器の開発
伴 大雅白石 雄谷川一哉弘中哲夫広島市大RECONF2008-32
我々は,リコンフィギャラブルプロセッサで高速で高精度な
浮動小数点演算を用いた科学技術計算の研究を行っている.
しか... [more]
RECONF2008-32
pp.57-62
RECONF 2008-09-26
13:50
岡山 岡山大学 再構成デバイスMPLDへの組み合わせ回路マッピング手法の検討
小田裕太郎谷川一哉弘中哲夫平川直樹戸口博昭広島市大)・佐藤正幸太陽誘電RECONF2008-37
我々は,メモリとしても使うことのできる再構成型デバイスであるMPLD の研究開
発を行っている.MPLDは主にメモリと... [more]
RECONF2008-37
pp.87-92
RECONF 2008-05-22
14:50
福島 会津大学 ディジットシリアル演算器を導入した動的再構成型アーキテクチャDS-HIE用コンパイラの開発
西永康弘内田琢郎頭山哲也谷川一哉弘中哲夫広島市大RECONF2008-5
本研究室では小規模システムを対象としたストリーミング処理の高速化を実現するために動的再構成型プロセッサDS-HIEを開発... [more] RECONF2008-5
pp.25-30
VLD, DC, IPSJ-SLDM
(共催)
CPSY, RECONF, IPSJ-ARC
(併催) [詳細]
2007-11-20
16:25
福岡 北九州国際会議場 ディジットシリアル演算器を用いたFIRフィルタの設計と初期評価
山辺裕樹谷川一哉弘中哲夫広島市大VLD2007-81 DC2007-36
FIRフィルタを従来手法であるパラレル演算器を用いて設計した場合,フィルタ長や演算ビット幅を大きくするとハードウェア資源... [more] VLD2007-81 DC2007-36
pp.67-72
VLD, DC, IPSJ-SLDM
(共催)
CPSY, RECONF, IPSJ-ARC
(併催) [詳細]
2007-11-22
09:25
福岡 北九州国際会議場 ディジットシリアル演算を導入した再構成型アーキテクチャの性能評価
内田琢郎頭山哲也谷川一哉弘中哲夫広島市大RECONF2007-44
我々はRISCプロセッサと,ストリーミング的に処理を行う動的再構成型アーキテクチャであるDS-HIEアーキテクチャで構成... [more] RECONF2007-44
pp.7-12
RECONF 2007-09-20
13:00
滋賀 立命館大学びわこくさつキャンパス (滋賀) ディジット幅変換機能付きメモリの提案とその応用
山辺裕樹谷川一哉弘中哲夫広島市大RECONF2007-15
我々は動的再構成プロセッサにディジットシリアル演算器を使用することで,動的再構成回数を削減させてパフォーマンスの向上を図... [more] RECONF2007-15
pp.1-6
RECONF 2007-09-20
13:30
滋賀 立命館大学びわこくさつキャンパス (滋賀) 再構成デバイスとしても動作するメモリ(MPLD)の一実装例
吉原理記平川直樹谷川一哉弘中哲夫広島市大)・佐藤正幸ジェネシス・テクノロジーRECONF2007-16
近年,リコンフィギャラブルデバイスとしてFPGAが広く使用されている.FPGAの問題としてSRAMベースで構成されている... [more] RECONF2007-16
pp.7-12
RECONF 2007-09-20
14:00
滋賀 立命館大学びわこくさつキャンパス (滋賀) DS-HIEアーキテクチャにおける配線構造の検討
頭山哲也谷川一哉弘中哲夫広島市大RECONF2007-17
我々はストリーミング的に処理を行う動的再構成型アーキテクチャであるDS-HIEアーキテクチャについて研究を行っている.本... [more] RECONF2007-17
pp.13-18
VLD, DC, IPSJ-SLDM
(共催)
RECONF, CPSY, IPSJ-ARC
(併催) [詳細]
2006-11-30
11:45
福岡 北九州国際会議場 デジットシリアル演算を用いた再構成型アーキテクチャの検討
谷川一哉弘中哲夫広島市大
 [more] RECONF2006-49
pp.31-36
VLD, DC, IPSJ-SLDM
(共催)
RECONF, CPSY, IPSJ-ARC
(併催) [詳細]
2006-11-30
15:00
福岡 北九州国際会議場 動的再構成型アーキテクチャ同士の比較を狙ったベンチマークの開発
頭山哲也谷川一哉弘中哲夫広島市大
 [more] RECONF2006-53
pp.55-60
RECONF 2005-09-15
10:30
広島 国民宿舎 みやじま 杜の宿 再構成型PARSアーキテクチャのための下流系コンパイラによる配置配線処理
羽田隆二福田 健谷川一哉児島 彰弘中哲夫広島市大
再構成型アーキテクチャの中でも,特に並列処理を前提とした動的再構成型アーキテクチャのコンパイラには,プログラムから最大限... [more] RECONF2005-30
pp.1-6
RECONF 2005-05-12
17:15
京都 京都大学 再構成型PARSアーキテクチャのための下流系コンパイラによる配置配線処理を考慮したコードスケジューリング
羽田隆二竹内 健福田 健谷川一哉弘中哲夫広島市大
我々は再構成型アーキテクチャを汎用コンピュータとして使用することを目指したPARSアーキテクチャを提案・開発しており,同... [more] RECONF2005-13
pp.73-78
ICD 2005-04-15
13:30
福岡 福岡システムLSI 総合開発センター バンク型多ポートメモリによる並列プロセッサ用キャッシュメモリの設計
上口 光朱 兆旻広島大)・平川 泰広島市大)・マタウシュ ハンス ユルゲン小出哲士広島大)・弘中哲夫谷川一哉広島市大
 [more] ICD2005-17
pp.25-30
 56件中 41~56件目 [前ページ]  /   
ダウンロード書式の初期値を指定してください NEW!!
テキスト形式 pLaTeX形式 CSV形式 BibTeX形式
著作権について : 以上の論文すべての著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会