お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
研究会 開催スケジュール
技報閲覧サービス
[ログイン]
技報アーカイブ
    [Japanese] / [English] 
研究会名/開催地/テーマ  )→
 
講演検索  検索語:  /  範囲:題目 著者 所属 抄録 キーワード )→

すべての研究会開催スケジュール  (検索条件: すべての年度)

講演検索結果
 登録講演(開催プログラムが公開されているもの)  (日付・降順)
 9件中 1~9件目  /   
研究会 発表日時 開催地 タイトル・著者 抄録 資料番号
SR 2024-05-21
15:10
鹿児島 勤労者交流センター(鹿児島)
(ハイブリッド開催,主:現地開催,副:オンライン開催)
解像度予測器を用いた電波識別DNNの高速化手法
廣瀬一俊柴田誠也大辻太一竹中 崇NEC
 [more]
VLD 2017-03-02
13:30
沖縄 沖縄県青年会館 [招待講演]CPU-FPGA密結合アーキテクチャを用いたIoTアプリケーションの高速化手法
小林悠記渡邊義和柴田誠也竹中 崇細見岳生中村祐一NECVLD2016-115
近年、CPUとFPGAが密結合したCPU-FPGA密結合アーキテクチャが注目を集めている。本稿では、CPU-FPGA密結... [more] VLD2016-115
p.79
RECONF 2016-09-06
09:10
富山 富山大学 [招待講演]CPU-FPGA密結合アーキテクチャを用いたIoTアプリケーションの高速化手法
小林悠記渡邊義和柴田誠也竹中 崇細見岳生中村祐一NECRECONF2016-32
近年、CPUとFPGAが密結合したCPU-FPGA密結合アーキテクチャが注目を集めている。本稿では、CPU-FPGA密結... [more] RECONF2016-32
p.37
VLD, DC, IPSJ-SLDM
(連催)
ICD, CPM
(共催)
CPSY, RECONF
(併催) [詳細]
2012-11-26
10:30
福岡 九州大学百年講堂 組込みシステムのアーキテクチャ探索における性能ボトルネック解析
安藤友樹名大/学振)・柴田誠也NEC)・本田晋也名大)・冨山宏之立命館大)・高田広章名大VLD2012-62 DC2012-28
本論文では,ソフトウェアとハードウェアが混在した組込みシステムのボトルネック部 分に対し,設計制約を満たすために必要な性... [more] VLD2012-62 DC2012-28
pp.19-24
RECONF 2012-05-29
16:45
沖縄 沖縄県男女共同参画センター 高位合成によるSTPエンジン及びFPGAへのAES/ADPCMの実装と評価
石田薫史柴田誠也安藤友樹本田晋也高田広章枝廣正人名大RECONF2012-14
SoCの専用ハードウェアの代替技術として注目を集める再構成技術の性能を確かめるため,動的再構成ハードウェアであるSTPエ... [more] RECONF2012-14
pp.77-82
VLD, DC, IPSJ-SLDM
(連催)
ICD, CPM
(共催)
CPSY, RECONF
(併催) [詳細]
2011-11-29
09:00
宮崎 ニューウェルシティ宮崎 システムレベル通信モデルにおけるFIFOベース通信チャネルの効率化機構と自動合成
湊 雅登安藤友樹柴田誠也名大)・木下智雄ソリトンシステムズ)・本田晋也高田広章名大VLD2011-67 DC2011-43
既存のシステムレベル設計ツールSystemBuilderで定義されるデータ通信モデルにおいて,FIFOベースの通信チャネ... [more] VLD2011-67 DC2011-43
pp.91-96
RECONF 2011-09-27
09:00
愛知 名古屋大学(NCES) マルチプロセッサ対応システムレベル設計環境SystemBuilderを用いたFPGA向け設計事例
柴田誠也安藤友樹本田晋也名大)・冨山宏之立命館大)・高田広章名大RECONF2011-32
本論文では,我々がこれまで開発してきた,FPGA向け組込みマルチプロセッサシステムの設計を効率化するためのシステムレベル... [more] RECONF2011-32
pp.57-62
DC, CPSY, IPSJ-SLDM, IPSJ-EMB
(共催)
2008-03-27
09:30
鹿児島 屋久島 離島総合開発センター マルチプロセッサRTOS対応シミュレーション環境の機能拡張と効率化
相庭裕史柴田誠也古川貴士本田晋也冨山宏之高田広章名大DC2007-86 CPSY2007-82
我々は,マルチプロセッサシミュレーション環境の精度の向上と高速化を行った.
本研究で対象としたマルチプロセッサシミュレ... [more]
DC2007-86 CPSY2007-82
pp.13-18
VLD, ICD
(共催)
2008-03-06
14:40
沖縄 沖縄県男女共同参画センター システムレベル設計環境SystemBuilderを用いたMPEG4デコーダの設計事例
柴田誠也本田晋也冨山宏之高田広章名大VLD2007-151 ICD2007-174
本論文ではシステムレベル設計環境を用いた,動作レベル記述からのMPEG4 デコーダシステム設計事例について述べる.我々が... [more] VLD2007-151 ICD2007-174
pp.43-48
 9件中 1~9件目  /   
ダウンロード書式の初期値を指定してください NEW!!
テキスト形式 pLaTeX形式 CSV形式 BibTeX形式
著作権について : 以上の論文すべての著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会