お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
研究会 開催スケジュール
技報閲覧サービス
[ログイン]
技報アーカイブ
    [Japanese] / [English] 
研究会名/開催地/テーマ  )→
 
講演検索  検索語:  /  範囲:題目 著者 所属 抄録 キーワード )→

すべての研究会開催スケジュール  (検索条件: すべての年度)

講演検索結果
 登録講演(開催プログラムが公開されているもの)  (日付・降順)
 158件中 21~40件目 [前ページ]  /  [次ページ]  
研究会 発表日時 開催地 タイトル・著者 抄録 資料番号
ICD 2009-04-14
10:40
宮城 大観荘(宮城県松島町) カラム線制御回路を用いた0.56V動作128-kb 10T小面積SRAM
吉本秀輔井口友輔奥村俊介藤原英弘野口紘希神戸大)・新居浩二ルネサステクノロジ)・川口 博吉本雅彦神戸大ICD2009-6
本論文では,低電圧動作,小面積10T SRAMセルを提案する.提案10Tセルは,従来10Tセルと比較して回路構成を単純化... [more] ICD2009-6
pp.27-32
VLD 2009-03-12
13:00
沖縄 沖縄県男女共同参画センター 並列ブランチング・プログラム・マシンを用いた順序回路の模擬について
中原啓貴笹尾 勤松浦宗寛九工大)・川村嘉郁ルネサステクノロジVLD2008-145
順序回路を模擬するブランチング・プログラム・マシン(BM)を基本演算要素とし,
BMを128台並列に並べたマシン(PB... [more]
VLD2008-145
pp.111-116
ICD, IPSJ-ARC, IPSJ-EMB
(共催)
2009-01-14
16:30
大阪 松心会館(大阪) 携帯機器向けフルHD対応H.264ハイプロファイルビデオコーデックIPの開発
岩田憲一望月誠二木村 基柴山哲也泉原史幸植田浩司ルネサステクノロジ)・細木浩二中田啓明江浜真和日立)・見学 徹中沢拓一郎渡辺浩巳ルネサステクノロジICD2008-148
デジタルカメラや携帯電話などの携帯画像記録機器向けに,フルHDに対応したH.264ハイプロファイルビデオコーデックIPを... [more] ICD2008-148
pp.111-116
ICD 2008-12-12
16:35
東京 東工大(大岡山)国際交流会館 [依頼講演] 45nm CMOSにおけるばらつき低減を目的とした基板バイアス制御技術の提案
鹿嶋一生鈴木弘明栗本昌憲ルネサステクノロジ)・山中唯生ルネサスデザイン)・高田英裕ルネサステクノロジ)・牧野博之阪工大)・篠原尋史ルネサステクノロジICD2008-128
微細化プロセスにおけるばらつき抑制を目的としたポストシリコンプログラミング型基板バイアス技術を提案する。提案手法では、ウ... [more] ICD2008-128
pp.137-142
AP, RCS
(併催)
2008-11-19
13:25
石川 金沢工業大学 IEEE802.11a/g用OFDMの隣接チャネル妨害除去手法の検討 ~ 多チャンネルメッシュネットワークでの利用に向けて ~
久保 稔高田一幸大久保隆志古見啓祐野上博志冨永浩安ルネサステクノロジRCS2008-131
IEEE802.11a/g無線LAN端末が大きく普及しているが、5GHz帯と2.4GHz帯を合わせても周波数チャネル数が... [more] RCS2008-131
pp.7-12
SDM [詳細] 2008-11-14
13:50
東京 機械振興会館 [招待講演][招待講演]ディープサブミクロン世代におけるSRAMのロバスト設計
新居浩二薮内 誠塚本康正大林茂樹篠原尋史ルネサステクノロジSDM2008-178
微細化によるトランジスタ特性のばらつき増大によって、オンチップSRAMの読み出し・書き込み動作マージンが減少している。こ... [more] SDM2008-178
pp.55-60
CAS, MSS
(共催)
2008-11-07
13:00
大阪 大阪大学 矩形描画あるいはフロアプランの(4n-3)-ビット表現
高橋俊彦藤巻 亮新潟大)・井上陽平ルネサステクノロジCAS2008-57 CST2008-35
 [more] CAS2008-57 CST2008-35
pp.71-76
CPSY 2008-10-31
13:15
広島 広島市立大学 [特別招待講演]マトリックス型超並列プロセッサを搭載したシステムLSI「MX-G」 ~ 168MHz動作で17GOPSを実現する超並列プロセッサ「MXコア」を搭載し,高度な画像処理を.低消費電力でかつ高速に実現可能 ~
中村 剛ルネサステクノロジCPSY2008-32
 [more] CPSY2008-32
pp.19-22
SDM 2008-10-10
13:00
宮城 東北大学 B18H22注入のミリ秒アニールに対する適用性
川崎洋司遠藤誠一北澤雅志丸山祥輝山下朋弘黒井 隆吉村秀文米田昌弘ルネサステクノロジSDM2008-161
B18H22注入のミリ秒アニールに対する適用性を調べた。ミリ秒アニールとスパイクアニールのフローを持つPMOSFETにお... [more] SDM2008-161
pp.37-40
VLD 2008-09-29
13:30
石川 金沢商工会議所会館 [招待講演]エラー検出FFを用いたDVSにおけるShort Path PenaltyとOR-Tree Latencyの低減手法
栗本昌憲鈴木弘明ルネサステクノロジ)・秋山 励山中唯生大熊晴之ルネサスデザイン)・高田英裕篠原尋史ルネサステクノロジVLD2008-47
 [more] VLD2008-47
pp.1-6
ICD, SDM
(共催)
2008-07-17
10:30
東京 機械振興会館 プロセスばらつきや温度耐性を向上した45nm SoC向け混載SRAM
薮内 誠新居浩二塚本康正大林茂樹今岡 進ルネサステクノロジ)・山上由展石倉 聡寺野登志夫里見勝治赤松寛範松下電器)・篠原尋文ルネサステクノロジSDM2008-131 ICD2008-41
微細化によるランダムばらつき増大によって、SRAMの動作マージンが減少している。これを改善するために、抵抗型リードアシス... [more] SDM2008-131 ICD2008-41
pp.17-22
ICD, SDM
(共催)
2008-07-17
15:05
東京 機械振興会館 ロジックプロセス互換型SESOメモリセルによる低ソフトエラー(0.1FIT/Mb)、高速動作(100MHz)、長リテンション(100ms)の実現
亀代典史渡部隆夫石井智之峰 利之日立)・佐野聡明ルネサス北日本セミコンダクタ)・伊部英史秋山 悟日立)・柳沢一正一法師隆志岩松俊明高橋保彦ルネサステクノロジSDM2008-136 ICD2008-46
SESO (Single Electron Shut-off)トランジスタのプロセスを見直し、ロジックプロセス互換性を実... [more] SDM2008-136 ICD2008-46
pp.47-52
VLD, CAS, SIP
(共催)
2008-06-27
11:15
北海道 北海道大学 高等教育機能開発センター 矩形描画あるいはフロアプランの個数に対する漸近的評価
藤巻 亮新潟大)・井上陽平ルネサステクノロジ)・高橋俊彦新潟大CAS2008-25 VLD2008-38 SIP2008-59
1つの矩形を内点で交わることのない幾つかの水平および垂直線分によって矩形
へと細分した図形を矩形描画(rectangu... [more]
CAS2008-25 VLD2008-38 SIP2008-59
pp.37-41
DC 2008-06-20
16:40
東京 機械振興会館 メモリBISTにおけるハードウェアオーバヘッドおよび故障位置特定に関する一考察
新井雅之大沢健太郎岩崎一彦首都大東京)・中尾教伸ルネサステクノロジDC2008-18
 [more] DC2008-18
pp.41-46
SIS 2008-06-13
12:50
北海道 旭川市国際会議場第2&第3会議室(旭川市大雪クリスタルホール内) SoC組み込み用超並列プロセッサ(MX)のリアルタイム画像処理への応用
山崎博之杉村武昭野田英行山本 治奥野義弘有本和民ルネサステクノロジSIS2008-20
画像処理をはじめとするマルチメディア処理向けのアクセラレータとして、SoC(System on Chip)組み込み用超並... [more] SIS2008-20
pp.33-38
ICD, IPSJ-ARC
(共催)
2008-05-13
10:30
東京 日立中央研究所 階層グルーピング対応バリア同期機構の評価
山田海斗日立)・間瀬正啓白子 準木村啓二早大)・伊藤雅之服部俊洋ルネサステクノロジ)・水野弘之内山邦男日立)・笠原博徳早大
マルチコアプロセッサに搭載されつつある多数のコアを効率よく利用するため,ループやサブルーチンの内部の並列性を階層的に解析... [more] ICD2008-20
pp.19-24
ICD, IPSJ-ARC
(共催)
2008-05-14
09:30
東京 日立中央研究所 9つのCPUと2つのマトリクスプロセッサを搭載したヘテロジニアス・マルチコアSoCの開発と評価
中島雅美石見幸一奥村直人桝井規雄山本 治近藤弘郁ルネサステクノロジICD2008-26
高性能・低消費電力が要求される様々なアプリケーション(認識,推論,計測,制御,セキュリティなど)に対応するためのマルチコ... [more] ICD2008-26
pp.45-50
ICD, IPSJ-ARC
(共催)
2008-05-14
10:00
東京 日立中央研究所 組込みプロセッサ向けマルチコアデバッグ機能
崎山 淳佐圓 真日立)・清水健央ルネサステクノロジ
 [more]
ICD 2008-04-17
10:15
東京 機械振興会館 [招待講演]NMOSおよびPMOSの基板バイアスを個別制御した65nm SRAM
山岡雅直日立)・前田徳章島崎靖久ルネサステクノロジ)・長田健一日立ICD2008-2
NMOSとPMOSの基板バイアスを個別制御するSRAMモジュールを提案した。このSRAMモジュールでは、メモリセルのリー... [more] ICD2008-2
pp.7-12
ICD 2008-04-18
10:25
東京 機械振興会館 [招待講演]自動車用MCU対応8kB EEPROMエミュレーションデータフラッシュモジュールと混載フラッシュの動向
河井伸治細金 明久家重博阿部俊広橋本康平大石 司辻 直樹榊原清彦野口健二ルネサステクノロジICD2008-9
この論文は、メモリセルとして2つの独立したチャンネルを持つDual-channel NOR-type flash mem... [more] ICD2008-9
pp.45-50
 158件中 21~40件目 [前ページ]  /  [次ページ]  
ダウンロード書式の初期値を指定してください NEW!!
テキスト形式 pLaTeX形式 CSV形式 BibTeX形式
著作権について : 以上の論文すべての著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会