電子情報通信学会 研究会発表申込システム
研究会 開催プログラム
技報閲覧サービス
技報オンライン
‥‥ (ESS/通ソ/エレソ/ISS)
技報アーカイブ
‥‥ (エレソ/通ソ)
 トップ  戻る   前のICD研究会 / 次のICD研究会 [HTML] / [HTML(simple)] / [TEXT]  [Japanese] / [English] 


集積回路研究会(ICD) [schedule] [select]
専門委員長 中屋 雅夫
副委員長 松澤 昭
幹事 宮野 信治, 甲斐 康司
幹事補佐 相本 代志治, 永田 真

日時 2005年12月15日(木) 10:30 - 16:55
2005年12月16日(金) 09:00 - 15:40
議題 回路技術(一般、超高速・低電力・高機能を目指した新アーキテクチュア) (オーガナイザ:西谷隆夫(高知工科大学)) 
会場名 高知工科大学 教育研究棟C 1F C-102教室 
住所 〒782-8502 高知県香美郡土佐山田町宮ノ口185番地
交通案内 高知空港からTaxiで20分、または、JR土佐山田駅からバスで10分
http://www.kochi-tech.ac.jp/kut_J/access/index.html
会場世話人
連絡先
高知工科大学 岩田誠
0887-53-1020
お知らせ ◎15日研究会終了後,懇親会を予定していますので御参加ください.

12月15日(木) 午前 
10:30 - 13:00
(1) 10:30-11:20 [特別招待講演]動的再構成可能プロセッサDRPとC言語ベース開発環境 粟島 亨NEC
(2) 11:20-11:45 HSDPAコプロセッサ拡張用スケーラブルバスインタフェース 竹内俊樹井倉裕之NEC)・橋本 剛NECエレクトロニクス)・津村聡一西 直樹NEC
(3) 11:45-12:10 チップ内パケットデータ転送方式に基づくVLSIプロセッサアーキテクチャ (講演なし) 藤岡与周苫米地宣裕八戸工大)・亀山充隆東北大
  12:10-13:00 昼食 ( 50分 )
12月15日(木) 午後 
13:00 - 15:15
(4) 13:00-13:50 [特別招待講演]デジタル家電統合プラットフォームUniPhier におけるマルチプロセッサアーキテクチャ 西道住人木村浩三中島雅逸清原督三松下電器
(5) 13:50-14:15 DVFSを用いたチップマルチプロセッサ向け高性能・低電力化手法 近藤正章中村 宏東大
(6) 14:15-14:40 動的命令カスケーディングによるGALS型マイクロプロセッサの高性能化 佐々木 広近藤正章中村 宏東大
(7) 14:40-15:05 分子軌道計算向け専用プロセッサ (ERIC) の開発 中村健太本田宏明井上弘士村上和彰九大
  15:05-15:15 休憩 ( 10分 )
12月15日(木) 午後 
15:15 - 16:55
(8) 15:15-15:40 常活性ラインに基づく高性能/低リーク・キャッシュの消費エネルギー評価 小宮礼子福岡大/九州システム情報技研)・井上弘士JST/九大)・村上和彰九大/九州システム情報技研
(9) 15:40-16:05 バッファ・オーバフロー検出を目的としたセキュア・キャッシュの性能/消費電力解析 井上弘士九大/JST
(10) 16:05-16:55 [特別招待講演]起業工学 ~ 技術者教育の新しい概念 ~ 冨澤 治加納剛太高知工科大
12月16日(金) 午前 
09:00 - 10:50
(11) 09:00-09:25 情報セキュリティ向け超小型物理乱数生成回路 安田心一棚本哲史大場竜二安部恵子野崎華恵藤田 忍東芝
(12) 09:25-09:50 免疫アルゴリズムアクセラレータの設計 尾関 剛吉川雅弥寺井秀一立命館大
(13) 09:50-10:15 低消費電力・低リーク電流90nm-CMOSクロックドライバ 永山 卓榎本忠儀中大
(14) 10:15-10:40 Low-Power High-Speed Reduced-Clock-Swing Flip-Flops Based on Contention Reduction Techniques Muhammad YazidHiroshi KawaguchiTakayasu SakuraiTokyo Univ.
  10:40-10:50 休憩 ( 10分 )
12月16日(金) 午前 
10:50 - 13:00
(15) 10:50-11:15 コンディショナルクロッキングF/Fの低電力H.264/MPEG-4オーディオ/ビデオコーデックへの応用 濱田基嗣原 浩幸藤田哲也テー チェンコン島澤貴美河邉直之北原 健菊池 遊西川剛志高橋真史大脇幸人東芝
(16) 11:15-11:40 PD-SOIの動的ボディ・バイアス制御を利用したブートストラップ型パス・トランジスタ方式 飯島正章北村雅之濱田健司沼 昌宏神戸大)・多田 章前川繁登ルネサステクノロジ
(17) 11:40-12:05 電荷再利用型動的ボディ電位制御によるSOI-CMOSの高速化手法 北村雅之飯島正章濱田健司沼 昌宏神戸大)・野谷宏美多田 章前川繁登ルネサステクノロジ
  12:05-13:00 昼食 ( 55分 )
12月16日(金) 午後 
13:00 - 14:25
(18) 13:00-13:25 Substrate-Coupled Inductor Model for Circuit Design Simulations Ivan Chee Hong LaiMinoru FujishimaUniv. of Tokyo
(19) 13:25-13:50 200MSPS低消費電力AD/DA変換器の開発 黒瀬大介山路隆文上野武司伊藤朋彦板倉哲朗崔 明秀東芝
(20) 13:50-14:15 A 0.8-1.3V 16-channel 2.5Gbps High-speed Serial Transceiver in a 90nm Standard CMOS Process Yoshiyasu DoiFujitsu Labs.)・Syunitirou MasakiTakaya ChibaFujitsu)・Hirohito HigashiHisakatsu YamaguchiHideki TakauchiHideki IshidaFujitsu Labs.)・Kohtaroh GotohFujitsu)・Junji OgawaHirotaka TamuraFujitsu Labs.
  14:15-14:25 休憩 ( 10分 )
12月16日(金) 午後 
14:25 - 15:40
(21) 14:25-14:50 1.2V動作可能な中心周波数可変複素バンドパスフィルタ 間島秀明石黒仁揮阿川謙一濱田基嗣東芝
(22) 14:50-15:15 デジタル制御パルス発生器を用いたUWB-IR用送信機 乗松崇泰藤原亮介小久保 優宮崎祐行日立/YRP)・大熊康介早川 幹YRP)・小林真輔越塚 登坂村 健YRP/東大
(23) 15:15-15:40 EDGE向けポーラーループ変調送信機用可変利得増幅器 伊藤雅広山脇大造日立)・笠原真澄ルネサステクノロジ)・Steve WilliamsTTPCom

講演時間
一般講演(25)発表 20 分 + 質疑応答 5 分
特別招待講演(50)発表 40 分 + 質疑応答 10 分

問合先と今後の予定
ICD 集積回路研究会(ICD)   [今後の予定はこちら]
問合先 永田真(神戸大)
TEL: 078-803-6569 FAX: 078-803-6221
E-: be-u 


Last modified: 2005-11-02 13:40:57


ご注意: 迷惑メール対策のためメールアドレスの一部の文字を置換しております.ご了承ください.

[この開催に関する講演論文リストをダウンロードする] ※ こちらのページの最下にあるダウンロードボタンを押してください
 

[技術研究報告冊子体販売対象研究会向け:技報の当日価格一覧] ※ 開催2週間前頃に掲載されます
 
[研究会発表・参加方法,FAQ] ※ ご一読ください
 
[研究会資料インデックス(vol. no.ごとの表紙と目次)]
 

[ICD研究会のスケジュールに戻る]   /  
 
 トップ  戻る   前のICD研究会 / 次のICD研究会 [HTML] / [HTML(simple)] / [TEXT]  [Japanese] / [English] 


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会