電子情報通信学会 研究会発表申込システム
研究会 開催プログラム
技報閲覧サービス
技報オンライン
‥‥ (ESS/通ソ/エレソ/ISS)
技報アーカイブ
‥‥ (エレソ/通ソ)
 トップ  戻る   / [HTML] / [HTML(simple)] / [TEXT]  [Japanese] / [English] 


VLSI設計技術研究会(VLD) [schedule] [select]
専門委員長 浜村 博史
副委員長 石浦 菜岐佐
幹事 澁谷 利行, 越智 裕之

コンピュータシステム研究会(CPSY) [schedule] [select]
専門委員長 馬場 敬信
副委員長 梶原 信樹, 末吉 敏則
幹事 緑川 博子, 安里 彰
幹事補佐 横田 隆史

リコンフィギャラブルシステム研究会(RECONF) [schedule] [select]
専門委員長 末吉 敏則
副委員長 名古屋 彰, 佐藤 友美
幹事 弘中 哲夫, 柴田 裕一郎
幹事補佐 飯田 全広

システムLSI設計技術研究会(IPSJ-SLDM) [schedule] [select]

日時 2007年 1月17日(水) 13:15 - 17:40
2007年 1月18日(木) 09:45 - 16:10
議題 FPGAとその応用および一般 
会場名 慶應義塾大学 日吉キャンパス来往舎2階 大会議室 
交通案内 東急 東横線日吉駅 下車徒歩2分
http://www.keio.ac.jp/access/hiyoshi.html
会場世話人
連絡先
慶應義塾大学理工学部情報工学科 天野英晴
045-560-1063
お知らせ ◎17日研究会終了後,懇親会を予定していますので御参加ください.

1月17日(水) 午後 
座長: 天野英晴 (慶大)
13:15 - 14:30
(1) 13:15-13:40 聴覚前処理部の回路化 宇佐美裕也荒井英彦曹 越高橋一志長野利隆関根優年東京農工大
(2) 13:40-14:05 レイトレーシング専用コンピューティングシステムRAPLASのFPGAによる実装 財津大地帰山芳行鈴木健一江川隆輔東北大)・大庭信之日本IBM)・中村維男東北大
(3) 14:05-14:30 hw/sw複合体を用いた顔検出 横川昌俊須藤一郎湯野智己関根優年東京農工大
  14:30-14:50 休憩 ( 20分 )
1月17日(水) 午後 
座長: 浜口清治 (阪大)
14:50 - 15:40
(4) 14:50-15:15 SD数剰余加算を用いた剰余除算回路の構成 賈 鵬魏 書剛群馬大
(5) 15:15-15:40 楕円曲線暗号向けGF(2^m)上のDigit-Serial乗算器の設計 奈良竜太小原俊逸清水一範戸川 望池永 剛柳澤政生後藤 敏大附辰夫早大
  15:40-16:00 休憩 ( 20分 )
1月17日(水) 午後 
座長: 梶原信樹 (NEC)
16:00 - 17:40
(6) 16:00-16:25 LSIフロアプランニングに対する遺伝的アルゴリズムとタブー探索に基づく並列アルゴリズムとそのPCクラスタ上での実現 島津尊是若林真一永山 忍広島市大
(7) 16:25-16:50 2次割当問題に対するタブー探索法に基づくFPGAを用いたハードウェア解法 木村義洋若林真一永山 忍広島市大
(8) 16:50-17:15 PLC命令列を論理回路に変換するツールの実装と評価 秋中昌訓市川周一豊橋技科大
(9) 17:15-17:40 FPGA用テクノロジマッピングにおける効率的なカット列挙手法について 松永裕介九大
  - 懇親会(18:00~20:00)於ファカルティーラウンジ
1月18日(木) 午前 
座長: 松永裕介 (九大)
09:45 - 11:50
(10) 09:45-10:10 準ブール充足可能性判定によるクラスタ型VLIW DSPの最適コードスケジューリング 小林 涼益井勇気石浦菜岐佐関西学院大
(11) 10:10-10:35 Cコンパイラ用テストスイートおよびその生成ツールtestgen 内山裕貴関西学院大)・引地信之SRA)・石浦菜岐佐永松祐二関西学院大
(12) 10:35-11:00 教育用マイコンCOMET IIのCコンパイラの開発 松田 健佐藤 暁森 健介堤 利幸明大
(13) 11:00-11:25 XMLをベースとしたCDFGマニピュレーションフレームワーク: CoDaMa 小原俊逸史 又華戸川 望柳澤政生大附辰夫早大
(14) 11:25-11:50 即時通信を行うハードウェアのサイクル精度動作記述モジュール群に対するモデル検査の一手法 藤田裕久濱田雅彦谷本匡亮中田明夫東野輝夫阪大
  11:50-13:00 昼食 ( 70分 )
1月18日(木) 午後 
座長: 名古屋彰 (岡山大)
13:00 - 14:40
(15) 13:00-13:25 増殖による回路の構成方法 矢野智史樋口隼人永本太一柴田裕一郎小栗 清長崎大
(16) 13:25-13:50 SoC埋め込み型プログラマブルロジックePLXの設計アーキテクチャの検討と回路マッピングの評価 菱田智雄石橋宏太木村 峻奥野直樹松本光崇立命館大)・中野裕文岩男剛宜奥野義弘有本和民ルネサステクノロジ)・泉 知論藤野 毅立命館大
(17) 13:50-14:15 動的リコンフィギャラブルプロセッサMuCCRAの実装 中村拓郎長谷川揚平堤 聡松谷宏紀Vasutan TunbunhengAdepu Parimala西村 隆加東 勝斎藤正太郎佐野 徹関 直臣平井啓一郎毛 凱毅天野英晴慶大
(18) 14:15-14:40 マルチキャストコンフィギュレーションのスケジューリングアルゴリズム 堤 聡Vasutan Tunbunheng長谷川揚平松谷宏紀Adepu Parimala中村拓郎西村 隆佐野 徹加東 勝斉藤正太郎関 直臣平井啓一郎毛 凱毅天野英晴慶大
  14:40-14:55 休憩 ( 15分 )
1月18日(木) 午後 
座長: 柴田裕一郎 (長崎大)
14:55 - 16:10
(19) 14:55-15:20 動的再構成システムにおけるFPGA部分再構成技術の適用と評価 清田享伸八並泰一郎木佐貫 健吉廣秀章久我守弘末吉敏則熊本大
(20) 15:20-15:45 FPGAの自己動的再構成を利用したシステムの設計と開発 堀 洋平産総研)・横山浩之KDDI研)・坂根広史戸田賢二産総研
(21) 15:45-16:10 動的再構成型ハードウェアにおける効率の良い状態切替方式に関する検討 米田雅春福士 将堀口 進東北大

問合先と今後の予定
VLD VLSI設計技術研究会(VLD)   [今後の予定はこちら]
問合先 澁谷 利行 (Shibuya Toshiyuki)
E-:bu
Tel.044-754-2663(直通) 7112-6084(内線) メール番号:研31
株式会社富士通研究所) ITコア研究所) CAD研究部 
お知らせ ◎最新情報は、VLD研究会ホームページをご覧下さい。
http://www.ieice.org/~vld/
CPSY コンピュータシステム研究会(CPSY)   [今後の予定はこちら]
問合先 横田隆史(宇都宮大)
TEL 028-689-6290, FAX 028-689-6290
E-: isu-u 
RECONF リコンフィギャラブルシステム研究会(RECONF)   [今後の予定はこちら]
問合先 熊本大学工学部数理情報システム工学科
飯田 全広
E-: ii-u
TEL: 096-342-3649 FAX: 096-342-3649 
IPSJ-SLDM システムLSI設計技術研究会(IPSJ-SLDM)   [今後の予定はこちら]
問合先  


Last modified: 2007-01-11 00:12:09


ご注意: 迷惑メール対策のためメールアドレスの一部の文字を置換しております.ご了承ください.

[この開催に関する講演論文リストをダウンロードする] ※ こちらのページの最下にあるダウンロードボタンを押してください
 

[技術研究報告冊子体販売対象研究会向け:技報の当日価格一覧] ※ 開催2週間前頃に掲載されます
 
[研究会発表・参加方法,FAQ] ※ ご一読ください
 
[研究会資料インデックス(vol. no.ごとの表紙と目次)]
 

[VLD研究会のスケジュールに戻る]   /   [CPSY研究会のスケジュールに戻る]   /   [RECONF研究会のスケジュールに戻る]   /   [IPSJ-SLDM研究会のスケジュールに戻る]   /  
 
 トップ  戻る   / [HTML] / [HTML(simple)] / [TEXT]  [Japanese] / [English] 


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会