お知らせ 研究会の開催と会場に参加される皆様へのお願い(2020年10月開催~)
電子情報通信学会 研究会発表申込システム
講演論文 詳細
技報閲覧サービス
[ログイン]
技報アーカイブ
 トップに戻る 前のページに戻る   [Japanese] / [English] 

講演抄録/キーワード
講演名 2021-03-04 14:55
高位合成による軽量暗号ChaskeyのFPGA実装およびサイドチャネル攻撃耐性の評価
稲垣沙耶楊 明宇東工大)・李 陽崎山一男電通大)・原 祐子東工大VLD2020-86 HWS2020-61
抄録 (和) 本研究では,小型IoT機器向けのメッセージ認証アルゴリズムであるChaskeyの専用回路を,高位合成を用いてFPGAに実装した.安全性評価実験用に開発された標準評価ボードであるSAKURA-X上にChaskeyを実装し,その消費電力を測定して,物理的な情報による暗号解読手法であるサイドチャネル攻撃に対する耐性を評価した.T検定による評価の結果,Chaskeyの消費電力波形には,平文および鍵に対する依存性があり,電力解析攻撃によって情報が漏洩する可能性が高いことを明らかにした. 
(英) (Available after conference date)
キーワード (和) サイドチャネル攻撃 / 電力解析攻撃 / 高位合成 / / / / /  
(英) Side-channel Attack / Power Analysis Attack / High-level Synthesis / / / / /  
文献情報 信学技報, vol. 120, no. 401, HWS2020-61, pp. 102-107, 2021年3月.
資料番号 HWS2020-61 
発行日 2021-02-24 (VLD, HWS) 
ISSN Print edition: ISSN 0913-5685  Online edition: ISSN 2432-6380
著作権に
ついて
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)
PDFダウンロード VLD2020-86 HWS2020-61

研究会情報
研究会 HWS VLD  
開催期間 2021-03-03 - 2021-03-04 
開催地(和) オンライン開催 
開催地(英) Online 
テーマ(和) システムオンシリコンを支える設計技術, ハードウェアセキュリティ, 一般 
テーマ(英) Design Technology for System-on-Silicon, Hardware Security, etc. 
講演論文情報の詳細
申込み研究会 HWS 
会議コード 2021-03-HWS-VLD 
本文の言語 日本語 
タイトル(和) 高位合成による軽量暗号ChaskeyのFPGA実装およびサイドチャネル攻撃耐性の評価 
サブタイトル(和)  
タイトル(英) FPGA Implementation of Lightweight Cipher Chaskey through High-Level Synthesis and its Evaluation of Side-Channel Attack Resistance 
サブタイトル(英)  
キーワード(1)(和/英) サイドチャネル攻撃 / Side-channel Attack  
キーワード(2)(和/英) 電力解析攻撃 / Power Analysis Attack  
キーワード(3)(和/英) 高位合成 / High-level Synthesis  
キーワード(4)(和/英) /  
キーワード(5)(和/英) /  
キーワード(6)(和/英) /  
キーワード(7)(和/英) /  
キーワード(8)(和/英) /  
第1著者 氏名(和/英/ヨミ) 稲垣 沙耶 / Saya Inagaki / イナガキ サヤ
第1著者 所属(和/英) 東京工業大学 (略称: 東工大)
Tokyo Institute of Technology (略称: Tokyo Tech)
第2著者 氏名(和/英/ヨミ) 楊 明宇 / Mingyu Yang /
第2著者 所属(和/英) 東京工業大学 (略称: 東工大)
Tokyo Institute of Technology (略称: Tokyo Tech)
第3著者 氏名(和/英/ヨミ) 李 陽 / Yang Li /
第3著者 所属(和/英) 電気通信大学 (略称: 電通大)
The University of Electro-Communications (略称: UEC)
第4著者 氏名(和/英/ヨミ) 崎山 一男 / Kazuo Sakiyama / サキヤマ カズオ
第4著者 所属(和/英) 電気通信大学 (略称: 電通大)
The University of Electro-Communications (略称: UEC)
第5著者 氏名(和/英/ヨミ) 原 祐子 / Yuko Hara / ハラ ユウコ
第5著者 所属(和/英) 東京工業大学 (略称: 東工大)
Tokyo Institute of Technology (略称: Tokyo Tech)
第6著者 氏名(和/英/ヨミ) / /
第6著者 所属(和/英) (略称: )
(略称: )
第7著者 氏名(和/英/ヨミ) / /
第7著者 所属(和/英) (略称: )
(略称: )
第8著者 氏名(和/英/ヨミ) / /
第8著者 所属(和/英) (略称: )
(略称: )
第9著者 氏名(和/英/ヨミ) / /
第9著者 所属(和/英) (略称: )
(略称: )
第10著者 氏名(和/英/ヨミ) / /
第10著者 所属(和/英) (略称: )
(略称: )
第11著者 氏名(和/英/ヨミ) / /
第11著者 所属(和/英) (略称: )
(略称: )
第12著者 氏名(和/英/ヨミ) / /
第12著者 所属(和/英) (略称: )
(略称: )
第13著者 氏名(和/英/ヨミ) / /
第13著者 所属(和/英) (略称: )
(略称: )
第14著者 氏名(和/英/ヨミ) / /
第14著者 所属(和/英) (略称: )
(略称: )
第15著者 氏名(和/英/ヨミ) / /
第15著者 所属(和/英) (略称: )
(略称: )
第16著者 氏名(和/英/ヨミ) / /
第16著者 所属(和/英) (略称: )
(略称: )
第17著者 氏名(和/英/ヨミ) / /
第17著者 所属(和/英) (略称: )
(略称: )
第18著者 氏名(和/英/ヨミ) / /
第18著者 所属(和/英) (略称: )
(略称: )
第19著者 氏名(和/英/ヨミ) / /
第19著者 所属(和/英) (略称: )
(略称: )
第20著者 氏名(和/英/ヨミ) / /
第20著者 所属(和/英) (略称: )
(略称: )
講演者
発表日時 2021-03-04 14:55:00 
発表時間 25 
申込先研究会 HWS 
資料番号 IEICE-VLD2020-86,IEICE-HWS2020-61 
巻番号(vol) IEICE-120 
号番号(no) no.400(VLD), no.401(HWS) 
ページ範囲 pp.102-107 
ページ数 IEICE-6 
発行日 IEICE-VLD-2021-02-24,IEICE-HWS-2021-02-24 


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会