講演抄録/キーワード |
講演名 |
2020-03-05 13:25
Neural Programmer-Interpreters による実行形式の生成を目指した研究 ○津山雅彦・宮本龍介(明大) VLD2019-115 HWS2019-88 |
抄録 |
(和) |
近年,機械学習の著しい進歩により,従来は困難とされていた様々な問題を計算機に学習させることが可
能となり,アルゴリズムを学習可能な手法も提案されている.中でも, Neural Programmer-Interpreters は何らかの
データに対する処理を見本として与えると,アルゴリズムを学習可能となっている.この手法では, Long short-term
memory と呼ばれる,時系列情報の学習が可能なネットワークを用いて,事前に与えられた基本構成要素によって学習
したアルゴリズムを表現し,実行方法を学習するが,この構成要素を CPU の命令セットとすることができれば,コ
ンパイラのように実行形式を直接生成し,あるアーキテクチャの計算機で動いているアルゴリズムを別のアーキテク
チャに移植することを可能にする枠組みを構築できるのではないかと考えた.本稿では,乗算器を用いずに掛け算を
実現するソフト乗算を対象とし, CPU を意識した命令セットによって学習を行った場合でも,アルゴリズムの学習が
適切に行えることを示す. |
(英) |
Recent advances in machine learning enables computers to learn algorithms to solve several tasks. Neu-
ral Programmer-Interpretersis one of the most famous scheme to learn algorithms, which uses input and output
data as training samples. In Neural Programmer-Interpreters, basic functions to express algorithm must be given
before training to learn algorithms from given training samples. If the basic fucntions are designed considering an
instruction set of a CPU, Neural Programmer-Interpretersmay produce binary code that can be excuted on the CPU.
To confirm this idea, this paper tries to train a classifier by Neural Programmer-Interpretersusing basic functions
similar to the instruction set of RISC-V. |
キーワード |
(和) |
Neural Programmer-Interpreters / 命令セット / ソフト乗算 / 実行形式 / / / / |
(英) |
Neural Programmer-Interpreters / Instruction set / Soft-multiplication / Binary code / / / / |
文献情報 |
信学技報, vol. 119, no. 443, VLD2019-115, pp. 125-130, 2020年3月. |
資料番号 |
VLD2019-115 |
発行日 |
2020-02-26 (VLD, HWS) |
ISSN |
Print edition: ISSN 0913-5685 Online edition: ISSN 2432-6380 |
著作権に ついて |
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034) |
PDFダウンロード |
VLD2019-115 HWS2019-88 |
研究会情報 |
研究会 |
HWS VLD |
開催期間 |
2020-03-04 - 2020-03-07 |
開催地(和) |
沖縄県青年会館 |
開催地(英) |
Okinawa Ken Seinen Kaikan |
テーマ(和) |
システムオンシリコンを支える設計技術, ハードウェアセキュリティ, 一般 |
テーマ(英) |
Design Technology for System-on-Silicon, Hardware Security, etc. |
講演論文情報の詳細 |
申込み研究会 |
VLD |
会議コード |
2020-03-HWS-VLD |
本文の言語 |
日本語 |
タイトル(和) |
Neural Programmer-Interpreters による実行形式の生成を目指した研究 |
サブタイトル(和) |
|
タイトル(英) |
A Study Toward Binary Code Generation Using Neural Programmer-Interpreters |
サブタイトル(英) |
|
キーワード(1)(和/英) |
Neural Programmer-Interpreters / Neural Programmer-Interpreters |
キーワード(2)(和/英) |
命令セット / Instruction set |
キーワード(3)(和/英) |
ソフト乗算 / Soft-multiplication |
キーワード(4)(和/英) |
実行形式 / Binary code |
キーワード(5)(和/英) |
/ |
キーワード(6)(和/英) |
/ |
キーワード(7)(和/英) |
/ |
キーワード(8)(和/英) |
/ |
第1著者 氏名(和/英/ヨミ) |
津山 雅彦 / Masahiko Tsuyama / ツヤマ マサヒコ |
第1著者 所属(和/英) |
明治大学 (略称: 明大)
Meiji University (略称: Meiji Univ.) |
第2著者 氏名(和/英/ヨミ) |
宮本 龍介 / Ryusuke Miyamoto / ミヤモト リュウスケ |
第2著者 所属(和/英) |
明治大学 (略称: 明大)
Meiji University (略称: Meiji Univ.) |
第3著者 氏名(和/英/ヨミ) |
/ / |
第3著者 所属(和/英) |
(略称: )
(略称: ) |
第4著者 氏名(和/英/ヨミ) |
/ / |
第4著者 所属(和/英) |
(略称: )
(略称: ) |
第5著者 氏名(和/英/ヨミ) |
/ / |
第5著者 所属(和/英) |
(略称: )
(略称: ) |
第6著者 氏名(和/英/ヨミ) |
/ / |
第6著者 所属(和/英) |
(略称: )
(略称: ) |
第7著者 氏名(和/英/ヨミ) |
/ / |
第7著者 所属(和/英) |
(略称: )
(略称: ) |
第8著者 氏名(和/英/ヨミ) |
/ / |
第8著者 所属(和/英) |
(略称: )
(略称: ) |
第9著者 氏名(和/英/ヨミ) |
/ / |
第9著者 所属(和/英) |
(略称: )
(略称: ) |
第10著者 氏名(和/英/ヨミ) |
/ / |
第10著者 所属(和/英) |
(略称: )
(略称: ) |
第11著者 氏名(和/英/ヨミ) |
/ / |
第11著者 所属(和/英) |
(略称: )
(略称: ) |
第12著者 氏名(和/英/ヨミ) |
/ / |
第12著者 所属(和/英) |
(略称: )
(略称: ) |
第13著者 氏名(和/英/ヨミ) |
/ / |
第13著者 所属(和/英) |
(略称: )
(略称: ) |
第14著者 氏名(和/英/ヨミ) |
/ / |
第14著者 所属(和/英) |
(略称: )
(略称: ) |
第15著者 氏名(和/英/ヨミ) |
/ / |
第15著者 所属(和/英) |
(略称: )
(略称: ) |
第16著者 氏名(和/英/ヨミ) |
/ / |
第16著者 所属(和/英) |
(略称: )
(略称: ) |
第17著者 氏名(和/英/ヨミ) |
/ / |
第17著者 所属(和/英) |
(略称: )
(略称: ) |
第18著者 氏名(和/英/ヨミ) |
/ / |
第18著者 所属(和/英) |
(略称: )
(略称: ) |
第19著者 氏名(和/英/ヨミ) |
/ / |
第19著者 所属(和/英) |
(略称: )
(略称: ) |
第20著者 氏名(和/英/ヨミ) |
/ / |
第20著者 所属(和/英) |
(略称: )
(略称: ) |
講演者 |
第1著者 |
発表日時 |
2020-03-05 13:25:00 |
発表時間 |
25分 |
申込先研究会 |
VLD |
資料番号 |
VLD2019-115, HWS2019-88 |
巻番号(vol) |
vol.119 |
号番号(no) |
no.443(VLD), no.444(HWS) |
ページ範囲 |
pp.125-130 |
ページ数 |
6 |
発行日 |
2020-02-26 (VLD, HWS) |
|