お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
講演論文 詳細
技報閲覧サービス
[ログイン]
技報アーカイブ
 トップに戻る 前のページに戻る   [Japanese] / [English] 

講演抄録/キーワード
講演名 2020-03-04 14:55
製造後遅延調整における遅延調整素子のゲートサイジング手法
室井孝太小平行秀会津大VLD2019-103 HWS2019-76
抄録 (和) LSI設計では,回路の増大,設計プロセスの微細化, 性能の高速化により,製造時の配線とゲートに対する遅延のばらつきによるタイミング違反が,チップの歩留まり低下の要因となっている.そこで近年,製造前にProgrammable Delay Element (PDE)と呼ばれる遅延調整素子をクロック木に挿入し,製造後にタイミング違反を解消するようにPDEの遅延を調整し,チップの歩留まりを改善する製造後遅延調整手法が検討されている.既存の製造後遅延調整手法の設計フローでは,PDEのファンアウトを考慮しておらず,挿入する全てのPDEの最終段のゲートの駆動力が最大であるため,面積と消費電力が大きい.そこで本稿では,ファンアウトを考慮したPDEのゲートサイジング手法を提案する.ファンアウト数により初期のPDEのゲートサイズを決定し,遅延解析情報を用いてゲートサイズを調整するフローを導入することで,適切な駆動力のゲートが選択される.計算機実験により,面積と消費電力の削減と歩留まりの改善を確認する. 
(英) Due to progressing process technology, yield of chips is reduced by timing violation caused by delay variation of gates and wires in fabrication. Recently, post-silicon delay tuning, which inserts programmable delay elements (PDEs) into clock tree before the fabrication and sets the delays of the PDEs to recover the timing violation after the fabrication, is promising to improve the yield. In an existing design flow, since fanout of PDE is not taken into consideration, the cell with the highest drive ability and the highest power consumption is assigned into the gate in the last level of each PDE. Therefore, the area of the circuit obtained by the existing method is large, and the power consumption is high. In this paper, we propose a gate sizing method of PDEs considering fanout. The proposed method determines an initial gate size for each gate according to its fanout and adapts the modification of gate size based on delay analysis. The proposed method assigns the cell with appropriate drive ability into each gate. Experiments show reduction of circuit area and power consumption, and improvement of yield.
キーワード (和) 製造後遅延調整 / 歩留まり改善 / 電力削減 / Programmable Delay Element (PDE) / ゲートサイジング / / /  
(英) Post-silicon delay tuning / yield improvement / power reduction / Programmable Delay Element (PDE) / gate sizing / / /  
文献情報 信学技報, vol. 119, no. 443, VLD2019-103, pp. 53-58, 2020年3月.
資料番号 VLD2019-103 
発行日 2020-02-26 (VLD, HWS) 
ISSN Print edition: ISSN 0913-5685    Online edition: ISSN 2432-6380
著作権に
ついて
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)
PDFダウンロード VLD2019-103 HWS2019-76

研究会情報
研究会 HWS VLD  
開催期間 2020-03-04 - 2020-03-07 
開催地(和) 沖縄県青年会館 
開催地(英) Okinawa Ken Seinen Kaikan 
テーマ(和) システムオンシリコンを支える設計技術, ハードウェアセキュリティ, 一般 
テーマ(英) Design Technology for System-on-Silicon, Hardware Security, etc. 
講演論文情報の詳細
申込み研究会 VLD 
会議コード 2020-03-HWS-VLD 
本文の言語 日本語 
タイトル(和) 製造後遅延調整における遅延調整素子のゲートサイジング手法 
サブタイトル(和)  
タイトル(英) Gate Sizing for Programmable Delay Elements on Post-Silicon Delay Tuning 
サブタイトル(英)  
キーワード(1)(和/英) 製造後遅延調整 / Post-silicon delay tuning  
キーワード(2)(和/英) 歩留まり改善 / yield improvement  
キーワード(3)(和/英) 電力削減 / power reduction  
キーワード(4)(和/英) Programmable Delay Element (PDE) / Programmable Delay Element (PDE)  
キーワード(5)(和/英) ゲートサイジング / gate sizing  
キーワード(6)(和/英) /  
キーワード(7)(和/英) /  
キーワード(8)(和/英) /  
第1著者 氏名(和/英/ヨミ) 室井 孝太 / Kota Muroi / ムロイ コウタ
第1著者 所属(和/英) 会津大学 (略称: 会津大)
The University of Aizu (略称: UoA)
第2著者 氏名(和/英/ヨミ) 小平 行秀 / Yukihide Kohira / コヒラ ユキヒデ
第2著者 所属(和/英) 会津大学 (略称: 会津大)
The University of Aizu (略称: UoA)
第3著者 氏名(和/英/ヨミ) / /
第3著者 所属(和/英) (略称: )
(略称: )
第4著者 氏名(和/英/ヨミ) / /
第4著者 所属(和/英) (略称: )
(略称: )
第5著者 氏名(和/英/ヨミ) / /
第5著者 所属(和/英) (略称: )
(略称: )
第6著者 氏名(和/英/ヨミ) / /
第6著者 所属(和/英) (略称: )
(略称: )
第7著者 氏名(和/英/ヨミ) / /
第7著者 所属(和/英) (略称: )
(略称: )
第8著者 氏名(和/英/ヨミ) / /
第8著者 所属(和/英) (略称: )
(略称: )
第9著者 氏名(和/英/ヨミ) / /
第9著者 所属(和/英) (略称: )
(略称: )
第10著者 氏名(和/英/ヨミ) / /
第10著者 所属(和/英) (略称: )
(略称: )
第11著者 氏名(和/英/ヨミ) / /
第11著者 所属(和/英) (略称: )
(略称: )
第12著者 氏名(和/英/ヨミ) / /
第12著者 所属(和/英) (略称: )
(略称: )
第13著者 氏名(和/英/ヨミ) / /
第13著者 所属(和/英) (略称: )
(略称: )
第14著者 氏名(和/英/ヨミ) / /
第14著者 所属(和/英) (略称: )
(略称: )
第15著者 氏名(和/英/ヨミ) / /
第15著者 所属(和/英) (略称: )
(略称: )
第16著者 氏名(和/英/ヨミ) / /
第16著者 所属(和/英) (略称: )
(略称: )
第17著者 氏名(和/英/ヨミ) / /
第17著者 所属(和/英) (略称: )
(略称: )
第18著者 氏名(和/英/ヨミ) / /
第18著者 所属(和/英) (略称: )
(略称: )
第19著者 氏名(和/英/ヨミ) / /
第19著者 所属(和/英) (略称: )
(略称: )
第20著者 氏名(和/英/ヨミ) / /
第20著者 所属(和/英) (略称: )
(略称: )
講演者 第1著者 
発表日時 2020-03-04 14:55:00 
発表時間 25分 
申込先研究会 VLD 
資料番号 VLD2019-103, HWS2019-76 
巻番号(vol) vol.119 
号番号(no) no.443(VLD), no.444(HWS) 
ページ範囲 pp.53-58 
ページ数
発行日 2020-02-26 (VLD, HWS) 


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会