講演抄録/キーワード |
講演名 |
2020-01-24 16:10
26-bit 400-neuron 0.3-ksps レザバーコンピューティング向けFORCE学習FPGAコア ○南川滉瑛・鈴木駿也・赤井 恵・浅井哲也(北大) NLP2019-98 |
抄録 |
(和) |
レザーバーコンピューティング(Reservoir computing:RC)は複雑な時系列データの予測が可能なリカ レントニューラルネットワーク(Recurrent Neural Network:RNN)の一種である。リザーバーコンピューティング は学習部分が出力層の重みだけのため RNN と比較して計算量も少なく、小さい電力での学習が期待される。リザー バーコンピューティングを学習するためには逆行列演算が必要不可欠であるが、逆行列演算はハードウェア実装の面 において電力的にもリソース的にもコストが大きい。一方で、Sussillo and Abbott が提案した FORCE 学習法を用い ることで逆行列演算に相当する行列演算を行うだけで学習計算が可能になる。本研究では、FORCE 学習を用いて低 消費電力で駆動するリザーバーコンピューティングを学習するための専用のアーキテクチャを FPGA を用いて実装す る。なるべく安価な FPGA での動作、すなわち加算器などを含んだロジックエレメント、レジスタ、乗算器の数がで きる限り少なくなることを目標としアーキテクチャの設計を行った。実際にボードの作成を行い、精度や消費電力の 観点から評価を行った。 |
(英) |
Reservoir Computing (RC) is a type of Recurrent Neural Network (RNN) and are used for processing time series.
Since the learning part is only the weight of the output layer and the amount of calculation is smaller than that of the RNN, the reservoir computing is expected to learn with low power.
Inverse matrix is required to learn in an RC, and numerous resources are required to implement the hardware.
However, by using FORCE learning [1], calculations can be performed only with matrix operation without using inverse matrix operation.
In this study, we implement a dedicated architecture for learning reservoir computing that drives with low power consumption using FORCE learning with FPGA.
We designed the architecture to operate on the cheapest possible FPGA.
The board was actually created and evaluated from the viewpoint of accuracy and power consumption. |
キーワード |
(和) |
ニューラルネットワーク / レザバーコンピューティング / FPGA / 省電力 / / / / |
(英) |
Neural Network / Reservoir Computing / FPGA / Power saving / / / / |
文献情報 |
信学技報, vol. 119, no. 381, NLP2019-98, pp. 67-72, 2020年1月. |
資料番号 |
NLP2019-98 |
発行日 |
2020-01-16 (NLP) |
ISSN |
Print edition: ISSN 0913-5685 Online edition: ISSN 2432-6380 |
著作権に ついて |
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034) |
PDFダウンロード |
NLP2019-98 |