講演抄録/キーワード |
講演名 |
2019-02-27 14:55
SDSoCを用いたCHStoneベンチマークプログラムの高位合成 ○足立卓哉(立命館大)・谷口一徹(阪大)・冨山宏之(立命館大) VLD2018-101 HWS2018-64 |
抄録 |
(和) |
近年、組込みシステム設計分野において、高級言語プログラムからハードウェア回路を生成する高位合成が普及している。SDSoCは高位合成ツールを内包したFPGA-SoCプラットフォーム向けの統合開発環境である。本研究では、SDSoCを用いてCHStoneベンチマークプログラムをFPGA-SoC上に実装し最適化を行った事例を報告する。 |
(英) |
In recent years, High-Level Synthesis (HLS), which automatically generates hardware circuits from software program, have has become popular in embedded system design. SDSDoC is Integrated Development Environment (IDE) for heterogeneous FPGA-SoC platform including an HLS tool. In this research, we report case studies on implementation and optimization of the CHStone benchmark programs on FPGA-SoC with using SDSoC. |
キーワード |
(和) |
SDoC / HLS / CHStone / / / / / |
(英) |
SDSoC / HLS / CHStone / / / / / |
文献情報 |
信学技報, vol. 118, no. 457, VLD2018-101, pp. 49-54, 2019年2月. |
資料番号 |
VLD2018-101 |
発行日 |
2019-02-20 (VLD, HWS) |
ISSN |
Print edition: ISSN 0913-5685 Online edition: ISSN 2432-6380 |
著作権に ついて |
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034) |
PDFダウンロード |
VLD2018-101 HWS2018-64 |
研究会情報 |
研究会 |
HWS VLD |
開催期間 |
2019-02-27 - 2019-03-02 |
開催地(和) |
沖縄県青年会館 |
開催地(英) |
Okinawa Ken Seinen Kaikan |
テーマ(和) |
システムオンシリコンを支える設計技術, ハードウェアセキュリティ, 一般 |
テーマ(英) |
Design Technology for System-on-Silicon, Hardware Security, etc. |
講演論文情報の詳細 |
申込み研究会 |
VLD |
会議コード |
2019-02-HWS-VLD |
本文の言語 |
日本語 |
タイトル(和) |
SDSoCを用いたCHStoneベンチマークプログラムの高位合成 |
サブタイトル(和) |
|
タイトル(英) |
High-Level Synthesis of the CHStone Benchmark Programs with SDSoC |
サブタイトル(英) |
|
キーワード(1)(和/英) |
SDoC / SDSoC |
キーワード(2)(和/英) |
HLS / HLS |
キーワード(3)(和/英) |
CHStone / CHStone |
キーワード(4)(和/英) |
/ |
キーワード(5)(和/英) |
/ |
キーワード(6)(和/英) |
/ |
キーワード(7)(和/英) |
/ |
キーワード(8)(和/英) |
/ |
第1著者 氏名(和/英/ヨミ) |
足立 卓哉 / Takuya Adachi / アダチ タクヤ |
第1著者 所属(和/英) |
立命館大学 (略称: 立命館大)
Ritsumeikan University (略称: Ritsumeikan Univ.) |
第2著者 氏名(和/英/ヨミ) |
谷口 一徹 / Ittetsu Taniguchi / タニグチ イッテツ |
第2著者 所属(和/英) |
大阪大学 (略称: 阪大)
Osaka University (略称: Osaka Univ.) |
第3著者 氏名(和/英/ヨミ) |
冨山 宏之 / Hiroyuki Tomiyama / トミヤマ ヒロユキ |
第3著者 所属(和/英) |
立命館大学 (略称: 立命館大)
Ritsumeikan University (略称: Ritsumeikan Univ.) |
第4著者 氏名(和/英/ヨミ) |
/ / |
第4著者 所属(和/英) |
(略称: )
(略称: ) |
第5著者 氏名(和/英/ヨミ) |
/ / |
第5著者 所属(和/英) |
(略称: )
(略称: ) |
第6著者 氏名(和/英/ヨミ) |
/ / |
第6著者 所属(和/英) |
(略称: )
(略称: ) |
第7著者 氏名(和/英/ヨミ) |
/ / |
第7著者 所属(和/英) |
(略称: )
(略称: ) |
第8著者 氏名(和/英/ヨミ) |
/ / |
第8著者 所属(和/英) |
(略称: )
(略称: ) |
第9著者 氏名(和/英/ヨミ) |
/ / |
第9著者 所属(和/英) |
(略称: )
(略称: ) |
第10著者 氏名(和/英/ヨミ) |
/ / |
第10著者 所属(和/英) |
(略称: )
(略称: ) |
第11著者 氏名(和/英/ヨミ) |
/ / |
第11著者 所属(和/英) |
(略称: )
(略称: ) |
第12著者 氏名(和/英/ヨミ) |
/ / |
第12著者 所属(和/英) |
(略称: )
(略称: ) |
第13著者 氏名(和/英/ヨミ) |
/ / |
第13著者 所属(和/英) |
(略称: )
(略称: ) |
第14著者 氏名(和/英/ヨミ) |
/ / |
第14著者 所属(和/英) |
(略称: )
(略称: ) |
第15著者 氏名(和/英/ヨミ) |
/ / |
第15著者 所属(和/英) |
(略称: )
(略称: ) |
第16著者 氏名(和/英/ヨミ) |
/ / |
第16著者 所属(和/英) |
(略称: )
(略称: ) |
第17著者 氏名(和/英/ヨミ) |
/ / |
第17著者 所属(和/英) |
(略称: )
(略称: ) |
第18著者 氏名(和/英/ヨミ) |
/ / |
第18著者 所属(和/英) |
(略称: )
(略称: ) |
第19著者 氏名(和/英/ヨミ) |
/ / |
第19著者 所属(和/英) |
(略称: )
(略称: ) |
第20著者 氏名(和/英/ヨミ) |
/ / |
第20著者 所属(和/英) |
(略称: )
(略称: ) |
講演者 |
第1著者 |
発表日時 |
2019-02-27 14:55:00 |
発表時間 |
25分 |
申込先研究会 |
VLD |
資料番号 |
VLD2018-101, HWS2018-64 |
巻番号(vol) |
vol.118 |
号番号(no) |
no.457(VLD), no.458(HWS) |
ページ範囲 |
pp.49-54 |
ページ数 |
6 |
発行日 |
2019-02-20 (VLD, HWS) |
|