講演抄録/キーワード |
講演名 |
2018-10-19 14:00
IzhikevichニューロンモデルMOS回路に関する研究 ○田村祐樹・守谷 哲・櫻庭政夫・佐藤茂雄(東北大) NC2018-13 |
抄録 |
(和) |
脳神経系ネットワークが行う情報処理を模倣し, より高度で低消費電力な情報処理を行える新しいハードウェアを設計するために, 計算量が少なく多様なスパイク活動を再現することが出来るIzhikevichニューロンモデルが有用である. 本研究では先行研究で報告されているCMOSトランジスタで構成されたIzhikevichモデルニューロン回路を, 最先端の半導体製造プロセスで実現するために, 電源電圧を1.0Vにした時の動作をSPICEシミュレーションで解析した. さらに, Izhikevichニューロンモデルとニューロン回路の数理モデルを比較し, ダイナミクスの相違点をベクトル場の解析により明らかにした. 本稿では, その結果について報告すると共に, 回路の改良方法について考察する. |
(英) |
The Izhikevich neuron, which can reproduce various spike activities with a small amount of calculation, is indispensable to construct a new hardware for high order and low power information processing like biological neural network. In this research, in order to implement an Izhikevich model neuron circuit composed of CMOS transistors, which has been reported previously, using the state-of-the-art semiconductor manufacturing process, we analyzed the circuit operation by SPICE simulation assuming that supply voltage is 1.0V. Furthermore, we compared the Izhikevich neuron model and the neuron circuit, and clarified the difference of dynamics by vector field analysis. In this paper, we report these results and discuss about improvement of the circuit. |
キーワード |
(和) |
Izhikevich モデル / アナログニューロン回路 / SPICEシミュレーション / / / / / |
(英) |
Izhikevich Model / Analog Neuron Circuit / SPICE Simulation / / / / / |
文献情報 |
信学技報, vol. 118, no. 258, NC2018-13, pp. 1-5, 2018年10月. |
資料番号 |
NC2018-13 |
発行日 |
2018-10-12 (NC) |
ISSN |
Online edition: ISSN 2432-6380 |
著作権に ついて |
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034) |
PDFダウンロード |
NC2018-13 |
研究会情報 |
研究会 |
NC MBE |
開催期間 |
2018-10-19 - 2018-10-20 |
開催地(和) |
東北大学 |
開催地(英) |
Tohoku Univ. |
テーマ(和) |
BCI/BMIとその周辺, 一般 |
テーマ(英) |
|
講演論文情報の詳細 |
申込み研究会 |
NC |
会議コード |
2018-10-NC-MBE |
本文の言語 |
日本語 |
タイトル(和) |
IzhikevichニューロンモデルMOS回路に関する研究 |
サブタイトル(和) |
|
タイトル(英) |
A study on an Izhikevich Model Neuron MOS Circuit |
サブタイトル(英) |
|
キーワード(1)(和/英) |
Izhikevich モデル / Izhikevich Model |
キーワード(2)(和/英) |
アナログニューロン回路 / Analog Neuron Circuit |
キーワード(3)(和/英) |
SPICEシミュレーション / SPICE Simulation |
キーワード(4)(和/英) |
/ |
キーワード(5)(和/英) |
/ |
キーワード(6)(和/英) |
/ |
キーワード(7)(和/英) |
/ |
キーワード(8)(和/英) |
/ |
第1著者 氏名(和/英/ヨミ) |
田村 祐樹 / Yuki Tamura / タムラ ユウキ |
第1著者 所属(和/英) |
東北大学 (略称: 東北大)
Tohoku University (略称: Tohoku Univ.) |
第2著者 氏名(和/英/ヨミ) |
守谷 哲 / Satoshi Moriya / モリヤ サトシ |
第2著者 所属(和/英) |
東北大学 (略称: 東北大)
Tohoku University (略称: Tohoku Univ.) |
第3著者 氏名(和/英/ヨミ) |
櫻庭 政夫 / Masao Sakuraba / サクラバ マサオ |
第3著者 所属(和/英) |
東北大学 (略称: 東北大)
Tohoku University (略称: Tohoku Univ.) |
第4著者 氏名(和/英/ヨミ) |
佐藤 茂雄 / Shigeo Sato / サトウ シゲオ |
第4著者 所属(和/英) |
東北大学 (略称: 東北大)
Tohoku University (略称: Tohoku Univ.) |
第5著者 氏名(和/英/ヨミ) |
/ / |
第5著者 所属(和/英) |
(略称: )
(略称: ) |
第6著者 氏名(和/英/ヨミ) |
/ / |
第6著者 所属(和/英) |
(略称: )
(略称: ) |
第7著者 氏名(和/英/ヨミ) |
/ / |
第7著者 所属(和/英) |
(略称: )
(略称: ) |
第8著者 氏名(和/英/ヨミ) |
/ / |
第8著者 所属(和/英) |
(略称: )
(略称: ) |
第9著者 氏名(和/英/ヨミ) |
/ / |
第9著者 所属(和/英) |
(略称: )
(略称: ) |
第10著者 氏名(和/英/ヨミ) |
/ / |
第10著者 所属(和/英) |
(略称: )
(略称: ) |
第11著者 氏名(和/英/ヨミ) |
/ / |
第11著者 所属(和/英) |
(略称: )
(略称: ) |
第12著者 氏名(和/英/ヨミ) |
/ / |
第12著者 所属(和/英) |
(略称: )
(略称: ) |
第13著者 氏名(和/英/ヨミ) |
/ / |
第13著者 所属(和/英) |
(略称: )
(略称: ) |
第14著者 氏名(和/英/ヨミ) |
/ / |
第14著者 所属(和/英) |
(略称: )
(略称: ) |
第15著者 氏名(和/英/ヨミ) |
/ / |
第15著者 所属(和/英) |
(略称: )
(略称: ) |
第16著者 氏名(和/英/ヨミ) |
/ / |
第16著者 所属(和/英) |
(略称: )
(略称: ) |
第17著者 氏名(和/英/ヨミ) |
/ / |
第17著者 所属(和/英) |
(略称: )
(略称: ) |
第18著者 氏名(和/英/ヨミ) |
/ / |
第18著者 所属(和/英) |
(略称: )
(略称: ) |
第19著者 氏名(和/英/ヨミ) |
/ / |
第19著者 所属(和/英) |
(略称: )
(略称: ) |
第20著者 氏名(和/英/ヨミ) |
/ / |
第20著者 所属(和/英) |
(略称: )
(略称: ) |
講演者 |
第1著者 |
発表日時 |
2018-10-19 14:00:00 |
発表時間 |
25分 |
申込先研究会 |
NC |
資料番号 |
NC2018-13 |
巻番号(vol) |
vol.118 |
号番号(no) |
no.258 |
ページ範囲 |
pp.1-5 |
ページ数 |
5 |
発行日 |
2018-10-12 (NC) |
|