お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
講演論文 詳細
技報閲覧サービス
[ログイン]
技報アーカイブ
 トップに戻る 前のページに戻る   [Japanese] / [English] 

講演抄録/キーワード
講演名 2017-01-25 10:15
Verify機能を備えた不揮発性フリップフロップの提案と評価
赤池純也宇佐美公良芝浦工大VLD2016-97 CPSY2016-133 RECONF2016-78
抄録 (和) 近年、携帯情報端末の普及に伴い、高性能かつ低消費電力な製品が求められるようになってきた。そこで、フリップフロップの消費電力を低減するための方法として、不揮発性素子である磁気トンネル接合(Magnetic Tunnel Junction : MTJ)を利用してパワーゲーティングを可能にした不揮発性フリップフロップが提案された。しかし、MTJはデータを書き込むためのエネルギーが大きいが、エネルギーを小さくするために電圧や時間を変えるとMTJへの書き込みエラーが発生するという問題がある。そのため、本研究ではMTJ に正しくデータを書き込むことができたかどうかを確認するVerify機能を備え、MTJに再度書き込みを行うことにより低消費エネルギーを実現するフリップフロップを提案する。 
(英) With the spread of portable devices in recent year, products with high performance and low power consumption are required. Therefore, as a method of reducing the power consumption of the flip-flop circuit, a nonvolatile flip-flop that enables power gating by using magnetic tunnel junction (MTJ) has been proposed. However, MTJ has a large energy for writing data. Also, if voltage or time is changed in order to reduce energy, write error occurs. Therefore, in this paper, we propose MTJ-based nonvolatile flip-flop circuit enabling to verify stored data and rewrite correct data.
キーワード (和) パワーゲーティング / MTJ / フリップフロップ / Verify / 低消費エネルギー / / /  
(英) Power-Gating / MTJ / Flip-Flop / Verify / Low Energy Consumption / / /  
文献情報 信学技報, vol. 116, no. 415, VLD2016-97, pp. 175-180, 2017年1月.
資料番号 VLD2016-97 
発行日 2017-01-16 (VLD, CPSY, RECONF) 
ISSN Print edition: ISSN 0913-5685    Online edition: ISSN 2432-6380
著作権に
ついて
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)
PDFダウンロード VLD2016-97 CPSY2016-133 RECONF2016-78

研究会情報
研究会 CPSY RECONF VLD IPSJ-SLDM IPSJ-ARC  
開催期間 2017-01-23 - 2017-01-25 
開催地(和) 慶大日吉キャンパス 
開催地(英) Hiyoshi Campus, Keio Univ. 
テーマ(和) FPGA応用および一般 
テーマ(英) FPGA Applications, etc 
講演論文情報の詳細
申込み研究会 VLD 
会議コード 2017-01-CPSY-RECONF-VLD-SLDM-ARC 
本文の言語 日本語 
タイトル(和) Verify機能を備えた不揮発性フリップフロップの提案と評価 
サブタイトル(和)  
タイトル(英) MTJ-based Nonvolatile Flip-Flop Circuit Enabling to Verify Stored Data 
サブタイトル(英)  
キーワード(1)(和/英) パワーゲーティング / Power-Gating  
キーワード(2)(和/英) MTJ / MTJ  
キーワード(3)(和/英) フリップフロップ / Flip-Flop  
キーワード(4)(和/英) Verify / Verify  
キーワード(5)(和/英) 低消費エネルギー / Low Energy Consumption  
キーワード(6)(和/英) /  
キーワード(7)(和/英) /  
キーワード(8)(和/英) /  
第1著者 氏名(和/英/ヨミ) 赤池 純也 / Junya Akaike / アカイケ ジュンヤ
第1著者 所属(和/英) 芝浦工業大学 (略称: 芝浦工大)
Shibaura Institute of Technology (略称: SIT)
第2著者 氏名(和/英/ヨミ) 宇佐美 公良 / Kimiyoshi Usami / ウサミ キミヨシ
第2著者 所属(和/英) 芝浦工業大学 (略称: 芝浦工大)
Shibaura Institute of Technology (略称: SIT)
第3著者 氏名(和/英/ヨミ) / /
第3著者 所属(和/英) (略称: )
(略称: )
第4著者 氏名(和/英/ヨミ) / /
第4著者 所属(和/英) (略称: )
(略称: )
第5著者 氏名(和/英/ヨミ) / /
第5著者 所属(和/英) (略称: )
(略称: )
第6著者 氏名(和/英/ヨミ) / /
第6著者 所属(和/英) (略称: )
(略称: )
第7著者 氏名(和/英/ヨミ) / /
第7著者 所属(和/英) (略称: )
(略称: )
第8著者 氏名(和/英/ヨミ) / /
第8著者 所属(和/英) (略称: )
(略称: )
第9著者 氏名(和/英/ヨミ) / /
第9著者 所属(和/英) (略称: )
(略称: )
第10著者 氏名(和/英/ヨミ) / /
第10著者 所属(和/英) (略称: )
(略称: )
第11著者 氏名(和/英/ヨミ) / /
第11著者 所属(和/英) (略称: )
(略称: )
第12著者 氏名(和/英/ヨミ) / /
第12著者 所属(和/英) (略称: )
(略称: )
第13著者 氏名(和/英/ヨミ) / /
第13著者 所属(和/英) (略称: )
(略称: )
第14著者 氏名(和/英/ヨミ) / /
第14著者 所属(和/英) (略称: )
(略称: )
第15著者 氏名(和/英/ヨミ) / /
第15著者 所属(和/英) (略称: )
(略称: )
第16著者 氏名(和/英/ヨミ) / /
第16著者 所属(和/英) (略称: )
(略称: )
第17著者 氏名(和/英/ヨミ) / /
第17著者 所属(和/英) (略称: )
(略称: )
第18著者 氏名(和/英/ヨミ) / /
第18著者 所属(和/英) (略称: )
(略称: )
第19著者 氏名(和/英/ヨミ) / /
第19著者 所属(和/英) (略称: )
(略称: )
第20著者 氏名(和/英/ヨミ) / /
第20著者 所属(和/英) (略称: )
(略称: )
講演者 第1著者 
発表日時 2017-01-25 10:15:00 
発表時間 25分 
申込先研究会 VLD 
資料番号 VLD2016-97, CPSY2016-133, RECONF2016-78 
巻番号(vol) vol.116 
号番号(no) no.415(VLD), no.416(CPSY), no.417(RECONF) 
ページ範囲 pp.175-180 
ページ数
発行日 2017-01-16 (VLD, CPSY, RECONF) 


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会