講演抄録/キーワード |
講演名 |
2017-01-23 13:25
実数値GA専用プロセッサを用いたFIRフィルタの最適設計 ○塚原彰彦・金杉昭徳(東京電機大) VLD2016-71 CPSY2016-107 RECONF2016-52 |
抄録 |
(和) |
遺伝的アルゴリズム(GA)などの進化アルゴリズムはディジタルフィルタの最適設計に応用されている.従来,この応用において進化アルゴリズムの実行はソフトウェアで行うことが多く,専用のハードウェアによって行う事例はあまり多くない.そこで本稿では,実数値GA専用プロセッサを用いてFIRフィルタを設計した事例について報告する.実数値GA専用プロセッサは,解候補の評価計算をソフトマクロ汎用CPUによって行うため,様々なフィルタをプログラムの変更だけで設計できる.また,1チップのFPGAに実装できるため,組み込み分野への応用が期待できる. |
(英) |
Evolutionary algorithms such as Genetic Algorithm (GA) are applied to the optimum design of digital filters. In generally, digital filter design using these methods are often implemented by software. Hardware implementation using dedicated hardware has not been reported much yet. In this paper, we report optimal design of FIR filter using RCGA processor. Since the solution candidates are evaluated by the soft macro general-purpose CPU, various filters can be designed by changing the program. Furthermore, since the RCGA processor and finite impulse response (FIR) filter are implemented in one chip FPGA, it can be expected to be applied to embedded application. |
キーワード |
(和) |
遺伝的アルゴリズム / 実数値GA / FIRフィルタ / FPGA / / / / |
(英) |
Generic Algorithm / Real coded Generic Algorithm / FIR filter / FPGA / / / / |
文献情報 |
信学技報, vol. 116, no. 417, RECONF2016-52, pp. 7-12, 2017年1月. |
資料番号 |
RECONF2016-52 |
発行日 |
2017-01-16 (VLD, CPSY, RECONF) |
ISSN |
Print edition: ISSN 0913-5685 Online edition: ISSN 2432-6380 |
著作権に ついて |
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034) |
PDFダウンロード |
VLD2016-71 CPSY2016-107 RECONF2016-52 |
研究会情報 |
研究会 |
CPSY RECONF VLD IPSJ-SLDM IPSJ-ARC |
開催期間 |
2017-01-23 - 2017-01-25 |
開催地(和) |
慶大日吉キャンパス |
開催地(英) |
Hiyoshi Campus, Keio Univ. |
テーマ(和) |
FPGA応用および一般 |
テーマ(英) |
FPGA Applications, etc |
講演論文情報の詳細 |
申込み研究会 |
RECONF |
会議コード |
2017-01-CPSY-RECONF-VLD-SLDM-ARC |
本文の言語 |
日本語 |
タイトル(和) |
実数値GA専用プロセッサを用いたFIRフィルタの最適設計 |
サブタイトル(和) |
|
タイトル(英) |
Optimal Design of FIR filter using a Real Coded Genetic Algorithm Processor |
サブタイトル(英) |
|
キーワード(1)(和/英) |
遺伝的アルゴリズム / Generic Algorithm |
キーワード(2)(和/英) |
実数値GA / Real coded Generic Algorithm |
キーワード(3)(和/英) |
FIRフィルタ / FIR filter |
キーワード(4)(和/英) |
FPGA / FPGA |
キーワード(5)(和/英) |
/ |
キーワード(6)(和/英) |
/ |
キーワード(7)(和/英) |
/ |
キーワード(8)(和/英) |
/ |
第1著者 氏名(和/英/ヨミ) |
塚原 彰彦 / Akihiko Tsukahara / ツカハラ アキヒコ |
第1著者 所属(和/英) |
東京電機大学 (略称: 東京電機大)
Tokyo Denki University (略称: Tokyo Denki Univ.) |
第2著者 氏名(和/英/ヨミ) |
金杉 昭徳 / Akinori Kanasugi / カナスギ アキノリ |
第2著者 所属(和/英) |
東京電機大学 (略称: 東京電機大)
Tokyo Denki University (略称: Tokyo Denki Univ.) |
第3著者 氏名(和/英/ヨミ) |
/ / |
第3著者 所属(和/英) |
(略称: )
(略称: ) |
第4著者 氏名(和/英/ヨミ) |
/ / |
第4著者 所属(和/英) |
(略称: )
(略称: ) |
第5著者 氏名(和/英/ヨミ) |
/ / |
第5著者 所属(和/英) |
(略称: )
(略称: ) |
第6著者 氏名(和/英/ヨミ) |
/ / |
第6著者 所属(和/英) |
(略称: )
(略称: ) |
第7著者 氏名(和/英/ヨミ) |
/ / |
第7著者 所属(和/英) |
(略称: )
(略称: ) |
第8著者 氏名(和/英/ヨミ) |
/ / |
第8著者 所属(和/英) |
(略称: )
(略称: ) |
第9著者 氏名(和/英/ヨミ) |
/ / |
第9著者 所属(和/英) |
(略称: )
(略称: ) |
第10著者 氏名(和/英/ヨミ) |
/ / |
第10著者 所属(和/英) |
(略称: )
(略称: ) |
第11著者 氏名(和/英/ヨミ) |
/ / |
第11著者 所属(和/英) |
(略称: )
(略称: ) |
第12著者 氏名(和/英/ヨミ) |
/ / |
第12著者 所属(和/英) |
(略称: )
(略称: ) |
第13著者 氏名(和/英/ヨミ) |
/ / |
第13著者 所属(和/英) |
(略称: )
(略称: ) |
第14著者 氏名(和/英/ヨミ) |
/ / |
第14著者 所属(和/英) |
(略称: )
(略称: ) |
第15著者 氏名(和/英/ヨミ) |
/ / |
第15著者 所属(和/英) |
(略称: )
(略称: ) |
第16著者 氏名(和/英/ヨミ) |
/ / |
第16著者 所属(和/英) |
(略称: )
(略称: ) |
第17著者 氏名(和/英/ヨミ) |
/ / |
第17著者 所属(和/英) |
(略称: )
(略称: ) |
第18著者 氏名(和/英/ヨミ) |
/ / |
第18著者 所属(和/英) |
(略称: )
(略称: ) |
第19著者 氏名(和/英/ヨミ) |
/ / |
第19著者 所属(和/英) |
(略称: )
(略称: ) |
第20著者 氏名(和/英/ヨミ) |
/ / |
第20著者 所属(和/英) |
(略称: )
(略称: ) |
講演者 |
第1著者 |
発表日時 |
2017-01-23 13:25:00 |
発表時間 |
25分 |
申込先研究会 |
RECONF |
資料番号 |
VLD2016-71, CPSY2016-107, RECONF2016-52 |
巻番号(vol) |
vol.116 |
号番号(no) |
no.415(VLD), no.416(CPSY), no.417(RECONF) |
ページ範囲 |
pp.7-12 |
ページ数 |
6 |
発行日 |
2017-01-16 (VLD, CPSY, RECONF) |
|