お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
講演論文 詳細
技報閲覧サービス
[ログイン]
技報アーカイブ
 トップに戻る 前のページに戻る   [Japanese] / [English] 

講演抄録/キーワード
講演名 2017-01-23 13:50
多倍長精度積分計算を加速させる専用システムGRAPE9-MPXの開発とその応用
台坂 博一橋大)・中里直人会津大)・石川 正湯浅富久子高エネルギー加速器研究機構)・似鳥啓吾理研VLD2016-72 CPSY2016-108 RECONF2016-53
抄録 (和) 我々は多倍長精度積分を加速させる専用計算システムGRAPE9-MPXの開発を進めている.これは, 4倍, 6倍, 8倍精度演算に対応したプロセッサをFPGAに実装し,複数ボードを用いて高速計算を可能とするシステムである.これまでに1台のホスト計算機に最大16枚のFPGAボードを搭載できるシステムを構築し,高精度計算が必要なファインマンループ図形積分を例とし,システムの有用性の検証を重ねてきた.今回, FPGAボードを48枚に増やした, より大規模なシステムを構築し,プロセッサや開発環境の改良を行った.
この新しいシステムの詳細とシステム上でファインマンループ図形積分を実行したときの性能評価について報告する.また, 最新のFPGAデバイスへの実装も行っており, その結果についても報告する. 
(英) We have been developing GRAPE9-MPX which is a dedicated system to accelerate the computation with multi precision arithmetic operations.
In this system, we implemented Processor Elements (PE)
to realize the quadruple/hexuple/octuple-precision arithmetics in FPGA.
We have constructed a system that consists of up to 16 FPGA board on a host computer, and have shown its validation by performing numerical integration of Feynman loop diagram.
Here we report the construction of our new system which consists of 48 FPGA boards with improved processor, our development environment, and its performance results by performing numerical integration of Feynman loop diagram. We also report the implementation results of our processor
on new FPGA devices.
キーワード (和) 多倍長計算 / 4/6/8倍精度 / FPGA / ファインマン振幅 / / / /  
(英) multiple-precision arithmetic / quadruple/hexuple/octuple precision / FPGA / Feynman amplitude / / / /  
文献情報 信学技報, vol. 116, no. 417, RECONF2016-53, pp. 13-18, 2017年1月.
資料番号 RECONF2016-53 
発行日 2017-01-16 (VLD, CPSY, RECONF) 
ISSN Print edition: ISSN 0913-5685    Online edition: ISSN 2432-6380
著作権に
ついて
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)
PDFダウンロード VLD2016-72 CPSY2016-108 RECONF2016-53

研究会情報
研究会 CPSY RECONF VLD IPSJ-SLDM IPSJ-ARC  
開催期間 2017-01-23 - 2017-01-25 
開催地(和) 慶大日吉キャンパス 
開催地(英) Hiyoshi Campus, Keio Univ. 
テーマ(和) FPGA応用および一般 
テーマ(英) FPGA Applications, etc 
講演論文情報の詳細
申込み研究会 RECONF 
会議コード 2017-01-CPSY-RECONF-VLD-SLDM-ARC 
本文の言語 日本語 
タイトル(和) 多倍長精度積分計算を加速させる専用システムGRAPE9-MPXの開発とその応用 
サブタイトル(和)  
タイトル(英) GRAPE9-MPX: development of an accelerator system dedicated for multi-precision arithmetic operations and its application 
サブタイトル(英)  
キーワード(1)(和/英) 多倍長計算 / multiple-precision arithmetic  
キーワード(2)(和/英) 4/6/8倍精度 / quadruple/hexuple/octuple precision  
キーワード(3)(和/英) FPGA / FPGA  
キーワード(4)(和/英) ファインマン振幅 / Feynman amplitude  
キーワード(5)(和/英) /  
キーワード(6)(和/英) /  
キーワード(7)(和/英) /  
キーワード(8)(和/英) /  
第1著者 氏名(和/英/ヨミ) 台坂 博 / Hiroshi Daisaka / ダイサカ ヒロシ
第1著者 所属(和/英) 一橋大学 (略称: 一橋大)
Hitotsubashi University (略称: Hitotsubashi Univ.)
第2著者 氏名(和/英/ヨミ) 中里 直人 / Naohito Nakasato / ナカサト ナオヒト
第2著者 所属(和/英) 会津大学 (略称: 会津大)
University of Aizu (略称: Univ. of Aizu)
第3著者 氏名(和/英/ヨミ) 石川 正 / Tadashi Ishikawa / イシカワ タダシ
第3著者 所属(和/英) 高エネルギー加速器研究機構 (略称: 高エネルギー加速器研究機構)
High Energy Accelerator Research Organization (略称: KEK)
第4著者 氏名(和/英/ヨミ) 湯浅 富久子 / Fukuko Yuasa / ユアサ フクコ
第4著者 所属(和/英) 高エネルギー加速器研究機構 (略称: 高エネルギー加速器研究機構)
High Energy Accelerator Research Organization (略称: KEK)
第5著者 氏名(和/英/ヨミ) 似鳥 啓吾 / Keigo Nitadori / ニタドリ ケイゴ
第5著者 所属(和/英) 理化学研究所 (略称: 理研)
RIKEN Advanced Institute for Computational Science (略称: RIKEN/AICS)
第6著者 氏名(和/英/ヨミ) / /
第6著者 所属(和/英) (略称: )
(略称: )
第7著者 氏名(和/英/ヨミ) / /
第7著者 所属(和/英) (略称: )
(略称: )
第8著者 氏名(和/英/ヨミ) / /
第8著者 所属(和/英) (略称: )
(略称: )
第9著者 氏名(和/英/ヨミ) / /
第9著者 所属(和/英) (略称: )
(略称: )
第10著者 氏名(和/英/ヨミ) / /
第10著者 所属(和/英) (略称: )
(略称: )
第11著者 氏名(和/英/ヨミ) / /
第11著者 所属(和/英) (略称: )
(略称: )
第12著者 氏名(和/英/ヨミ) / /
第12著者 所属(和/英) (略称: )
(略称: )
第13著者 氏名(和/英/ヨミ) / /
第13著者 所属(和/英) (略称: )
(略称: )
第14著者 氏名(和/英/ヨミ) / /
第14著者 所属(和/英) (略称: )
(略称: )
第15著者 氏名(和/英/ヨミ) / /
第15著者 所属(和/英) (略称: )
(略称: )
第16著者 氏名(和/英/ヨミ) / /
第16著者 所属(和/英) (略称: )
(略称: )
第17著者 氏名(和/英/ヨミ) / /
第17著者 所属(和/英) (略称: )
(略称: )
第18著者 氏名(和/英/ヨミ) / /
第18著者 所属(和/英) (略称: )
(略称: )
第19著者 氏名(和/英/ヨミ) / /
第19著者 所属(和/英) (略称: )
(略称: )
第20著者 氏名(和/英/ヨミ) / /
第20著者 所属(和/英) (略称: )
(略称: )
講演者 第1著者 
発表日時 2017-01-23 13:50:00 
発表時間 25分 
申込先研究会 RECONF 
資料番号 VLD2016-72, CPSY2016-108, RECONF2016-53 
巻番号(vol) vol.116 
号番号(no) no.415(VLD), no.416(CPSY), no.417(RECONF) 
ページ範囲 pp.13-18 
ページ数
発行日 2017-01-16 (VLD, CPSY, RECONF) 


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会