講演抄録/キーワード |
講演名 |
2016-12-15 15:30
[ポスター講演]パイプライン型ADCにおけるゲインステージ用オペアンプの最適化に関する研究 ○藤浪大輔・佐々木昌浩(芝浦工大) ICD2016-83 CPSY2016-89 エレソ技報アーカイブへのリンク:ICD2016-83 |
抄録 |
(和) |
パイプライン型ADC(Analog to Digital Converter)は,ステージを縦続に接続した構成をしている.ステージは主にサンプル&ホールド,DAC(Digital to Analog Converter),ADCや増幅器から構成されている.パイプライン型はステージごとに信号を増幅しておりゲインエラーを最小化するために前段であるほど高利得のオペアンプが必要であり,面積や消費電流が増加してしまう.しかし後段では,前段の精度以下でよいことから後段にいくにつれ低利得のオペアンプを用いることができ,面積や電力を削減することが可能になる.そこで本研究では,ステージに求められる精度を実現するための最適なオペアンプの利得を求め,その面積や消費電力の削減に関して検討する. |
(英) |
A pipeline ADC (Analog to Digital Converter) comprises multiple stages connected by cascading whose main components are sample & hold, DAC (Digital to Analog Converter), ADC and amplifier circuit. In the pipeline ADC, to minimize the gain error, the operational amplifier of initial stage is required to have high gain, but it causes increasing its area and power consumption. Whereas, since the subsequent stages require less accuracy than the preceding stages, lower gain amplifier may be utilized for these stages. This means that it is possible to use a low gain operational amplifier as it goes to the subsequent stage, and it is possible to reduce the area and power consumption. Therefore, in this research, we calculate the optimum gain of the operational amplifiers to accomplish the required accuracy for each stage, and examine the effect for the reduction of the area and power consumption. |
キーワード |
(和) |
パイプライン / 面積 / オペアンプ / 消費電力 / / / / |
(英) |
pipeline / area / operational amplifier / power consumption / / / / |
文献情報 |
信学技報, vol. 116, no. 364, ICD2016-83, pp. 93-93, 2016年12月. |
資料番号 |
ICD2016-83 |
発行日 |
2016-12-08 (ICD, CPSY) |
ISSN |
Print edition: ISSN 0913-5685 Online edition: ISSN 2432-6380 |
著作権に ついて |
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034) |
PDFダウンロード |
ICD2016-83 CPSY2016-89 エレソ技報アーカイブへのリンク:ICD2016-83 |
研究会情報 |
研究会 |
ICD CPSY |
開催期間 |
2016-12-15 - 2016-12-16 |
開催地(和) |
東京工業大学 |
開催地(英) |
Tokyo Institute of Technology |
テーマ(和) |
学生・若手研究会 |
テーマ(英) |
|
講演論文情報の詳細 |
申込み研究会 |
ICD |
会議コード |
2016-12-ICD-CPSY |
本文の言語 |
日本語 |
タイトル(和) |
パイプライン型ADCにおけるゲインステージ用オペアンプの最適化に関する研究 |
サブタイトル(和) |
|
タイトル(英) |
Study about Optimization of Operational Amplifier for Gain Stages in the Pipeline ADC |
サブタイトル(英) |
|
キーワード(1)(和/英) |
パイプライン / pipeline |
キーワード(2)(和/英) |
面積 / area |
キーワード(3)(和/英) |
オペアンプ / operational amplifier |
キーワード(4)(和/英) |
消費電力 / power consumption |
キーワード(5)(和/英) |
/ |
キーワード(6)(和/英) |
/ |
キーワード(7)(和/英) |
/ |
キーワード(8)(和/英) |
/ |
第1著者 氏名(和/英/ヨミ) |
藤浪 大輔 / Daisuke Fujinami / フジナミ ダイスケ |
第1著者 所属(和/英) |
芝浦工業大学 (略称: 芝浦工大)
Shibaura Institute of Technology (略称: SIT) |
第2著者 氏名(和/英/ヨミ) |
佐々木 昌浩 / Masahiro Sasaki / ササキ マサヒロ |
第2著者 所属(和/英) |
芝浦工業大学 (略称: 芝浦工大)
Shibaura Institute of Technology (略称: SIT) |
第3著者 氏名(和/英/ヨミ) |
/ / |
第3著者 所属(和/英) |
(略称: )
(略称: ) |
第4著者 氏名(和/英/ヨミ) |
/ / |
第4著者 所属(和/英) |
(略称: )
(略称: ) |
第5著者 氏名(和/英/ヨミ) |
/ / |
第5著者 所属(和/英) |
(略称: )
(略称: ) |
第6著者 氏名(和/英/ヨミ) |
/ / |
第6著者 所属(和/英) |
(略称: )
(略称: ) |
第7著者 氏名(和/英/ヨミ) |
/ / |
第7著者 所属(和/英) |
(略称: )
(略称: ) |
第8著者 氏名(和/英/ヨミ) |
/ / |
第8著者 所属(和/英) |
(略称: )
(略称: ) |
第9著者 氏名(和/英/ヨミ) |
/ / |
第9著者 所属(和/英) |
(略称: )
(略称: ) |
第10著者 氏名(和/英/ヨミ) |
/ / |
第10著者 所属(和/英) |
(略称: )
(略称: ) |
第11著者 氏名(和/英/ヨミ) |
/ / |
第11著者 所属(和/英) |
(略称: )
(略称: ) |
第12著者 氏名(和/英/ヨミ) |
/ / |
第12著者 所属(和/英) |
(略称: )
(略称: ) |
第13著者 氏名(和/英/ヨミ) |
/ / |
第13著者 所属(和/英) |
(略称: )
(略称: ) |
第14著者 氏名(和/英/ヨミ) |
/ / |
第14著者 所属(和/英) |
(略称: )
(略称: ) |
第15著者 氏名(和/英/ヨミ) |
/ / |
第15著者 所属(和/英) |
(略称: )
(略称: ) |
第16著者 氏名(和/英/ヨミ) |
/ / |
第16著者 所属(和/英) |
(略称: )
(略称: ) |
第17著者 氏名(和/英/ヨミ) |
/ / |
第17著者 所属(和/英) |
(略称: )
(略称: ) |
第18著者 氏名(和/英/ヨミ) |
/ / |
第18著者 所属(和/英) |
(略称: )
(略称: ) |
第19著者 氏名(和/英/ヨミ) |
/ / |
第19著者 所属(和/英) |
(略称: )
(略称: ) |
第20著者 氏名(和/英/ヨミ) |
/ / |
第20著者 所属(和/英) |
(略称: )
(略称: ) |
講演者 |
第1著者 |
発表日時 |
2016-12-15 15:30:00 |
発表時間 |
120分 |
申込先研究会 |
ICD |
資料番号 |
ICD2016-83, CPSY2016-89 |
巻番号(vol) |
vol.116 |
号番号(no) |
no.364(ICD), no.365(CPSY) |
ページ範囲 |
p.93 |
ページ数 |
1 |
発行日 |
2016-12-08 (ICD, CPSY) |
|