講演抄録/キーワード |
講演名 |
2016-03-01 16:15
ジグザグパワーゲーティングの入力依存性におけるノイズ低減効果の検討 ○金本忠大・宇佐美公良(芝浦工大) VLD2015-128 |
抄録 |
(和) |
リーク電流を低減するパワーゲーティング技術には、ジグザグパワーゲーティングという技術がある。ジグザグパワーゲーティングのnMOSパワースイッチでは、グラウンドバウンスノイズが発生し、pMOSパワースイッチではパワーバウンスノイズが発生するという問題がある。ジグザグパワーゲーティング回路は入力値によって各ゲートの出力値が決まり、これによって回路構成が変わるが、入力値によってノイズへ影響を与えるかどうかは明らかにされていない。本研究では、ジグザグパワーゲーティングの入力値によるノイズの低減効果を調べるとともに、入力値を変えることによってグラウンドバウンス(パワーバウンス)を最小化する手法を提案する。 |
(英) |
In Power Gating techniques to reduce leakage current, there is the technology called Zigzag Power Gating. Zigzag Power Gating, in the nMOS Power Switch Ground Bounce noise, in the pMOS Power Switch there is a problem that Power Bounce noise is generated, respectively. It determines the output value of each gate by the input value, but this is changed by the circuit configuration. It is not clear whether an impact to the noise by the input value. In this research, along with the examine the effect of reducing noise due to the input value of Zigzag Power Gating, we propose a method to minimize the Ground Bounce (Power Bounce) by changing the input value. |
キーワード |
(和) |
ジグザグパワーゲーティング / グラウンドバウンス / パワーバウンス / 遺伝的アルゴリズム / / / / |
(英) |
Zigzag Power Gating / Ground Bounce / Power Bounce / Genetic Algorithm / / / / |
文献情報 |
信学技報, vol. 115, no. 465, VLD2015-128, pp. 99-103, 2016年2月. |
資料番号 |
VLD2015-128 |
発行日 |
2016-02-22 (VLD) |
ISSN |
Print edition: ISSN 0913-5685 Online edition: ISSN 2432-6380 |
著作権に ついて |
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034) |
PDFダウンロード |
VLD2015-128 |