電子情報通信学会 研究会発表申込システム
講演論文 詳細
技報閲覧サービス
技報オンライン
‥‥ (ESS/通ソ/エレソ/ISS)
技報アーカイブ
‥‥ (エレソ/通ソ)
 トップに戻る 前のページに戻る   [Japanese] / [English] 

講演抄録/キーワード
講演名 2016-01-19 17:45
データストリーム集約演算HWの並列化
小川芳光オゲ ヤースィン吉見真聡策力木格吉永 努電通大
抄録 (和) リアルタイム性が要求されるデータストリームを処理するシステムにおいて,重要な演算の一つにスライディングウィンドウを用いた集約演算がある.我々は,FPGAを用いてこれを柔軟かつ高速に処理する専用ハードウェアCQPHを提案している.CQPHは,オーバラップするスライディングウィンドウ数に対して高いスケーラビリティを有すると共に,集約演算クエリの変更に低コストで対応する.本研究報告では,CQPHを実装する複数のFPGAボードを高速ネットワークで相互結合し,マルチFPGAボードで対象とする集約演算を処理するシステムについて報告する.また,その評価結果を示し,提案システムの有効性について議論する. 
(英) In this report, we present an evaluation of Configurable Query Processing Hardware (CQPH) implemented on multiple FPGAs. CQPH is a dynamically configurable accelerator proposed for real-time query processing on data streams. In particular, CQPH is optimized for sliding-window aggregate queries with a large number of overlapping sliding-windows. In order to handle an increased workload, we propose a CQPH-based prototype system with multiple FPGA boards connected via a dedicated optical network. Results indicate that the proposed system can process multiple queries simultaneously without any performance loss, and can support over 10 Gbps throughput by fully utilizing the available I/O bandwidth of the FPGA boards.
キーワード (和) データストリーム / FPGA / 並列処理 / クエリ処理 / ウィンドウ集約演算 / / /  
(英) Data stream / FPGA / query processing / window-aggregation / configurable hardware architecture / / /  
文献情報 信学技報, vol. 115, no. 399, CPSY2015-118, pp. 79-84, 2016年1月.
資料番号 CPSY2015-118 
発行日 2016-01-12 (VLD, CPSY, RECONF) 
ISSN Print edition: ISSN 0913-5685  Online edition: ISSN 2432-6380

研究会情報
研究会 VLD CPSY RECONF IPSJ-SLDM IPSJ-ARC  
開催期間 2016-01-19 - 2016-01-21 
開催地(和) 慶應義塾大学 日吉キャンパス 
開催地(英) Hiyoshi Campus, Keio University 
テーマ(和) FPGA応用および一般 
テーマ(英) FPGA Applications, etc 
講演論文情報の詳細
申込み研究会 CPSY 
会議コード 2016-01-VLD-CPSY-RECONF-SLDM-ARC 
本文の言語 日本語 
タイトル(和) データストリーム集約演算HWの並列化 
サブタイトル(和)  
タイトル(英) FPGA-based Parallel Processing of Sliding-Window Aggregate Queries on Data Streams 
サブタイトル(英)  
キーワード(1)(和/英) データストリーム / Data stream  
キーワード(2)(和/英) FPGA / FPGA  
キーワード(3)(和/英) 並列処理 / query processing  
キーワード(4)(和/英) クエリ処理 / window-aggregation  
キーワード(5)(和/英) ウィンドウ集約演算 / configurable hardware architecture  
キーワード(6)(和/英) /  
キーワード(7)(和/英) /  
キーワード(8)(和/英) /  
第1著者 氏名(和/英/ヨミ) 小川 芳光 / Yoshimitsu Ogawa / オガワ ヨシミツ
第1著者 所属(和/英) 電気通信大学 (略称: 電通大)
The University of Electro-Communications (略称: UEC)
第2著者 氏名(和/英/ヨミ) オゲ ヤースィン / Yasin Oge / オゲ ヤースィン
第2著者 所属(和/英) 電気通信大学 (略称: 電通大)
The University of Electro-Communications (略称: UEC)
第3著者 氏名(和/英/ヨミ) 吉見 真聡 / Masato Yoshimi / ヨシミ マサト
第3著者 所属(和/英) 電気通信大学 (略称: 電通大)
The University of Electro-Communications (略称: UEC)
第4著者 氏名(和/英/ヨミ) 策力 木格 / Celimuge Wu / チリ ムゲ
第4著者 所属(和/英) 電気通信大学 (略称: 電通大)
The University of Electro-Communications (略称: UEC)
第5著者 氏名(和/英/ヨミ) 吉永 努 / Tsutomu Yoshinaga / ヨシナガ ツトム
第5著者 所属(和/英) 電気通信大学 (略称: 電通大)
The University of Electro-Communications (略称: UEC)
第6著者 氏名(和/英/ヨミ) / /
第6著者 所属(和/英) (略称: )
(略称: )
第7著者 氏名(和/英/ヨミ) / /
第7著者 所属(和/英) (略称: )
(略称: )
第8著者 氏名(和/英/ヨミ) / /
第8著者 所属(和/英) (略称: )
(略称: )
第9著者 氏名(和/英/ヨミ) / /
第9著者 所属(和/英) (略称: )
(略称: )
第10著者 氏名(和/英/ヨミ) / /
第10著者 所属(和/英) (略称: )
(略称: )
第11著者 氏名(和/英/ヨミ) / /
第11著者 所属(和/英) (略称: )
(略称: )
第12著者 氏名(和/英/ヨミ) / /
第12著者 所属(和/英) (略称: )
(略称: )
第13著者 氏名(和/英/ヨミ) / /
第13著者 所属(和/英) (略称: )
(略称: )
第14著者 氏名(和/英/ヨミ) / /
第14著者 所属(和/英) (略称: )
(略称: )
第15著者 氏名(和/英/ヨミ) / /
第15著者 所属(和/英) (略称: )
(略称: )
第16著者 氏名(和/英/ヨミ) / /
第16著者 所属(和/英) (略称: )
(略称: )
第17著者 氏名(和/英/ヨミ) / /
第17著者 所属(和/英) (略称: )
(略称: )
第18著者 氏名(和/英/ヨミ) / /
第18著者 所属(和/英) (略称: )
(略称: )
第19著者 氏名(和/英/ヨミ) / /
第19著者 所属(和/英) (略称: )
(略称: )
第20著者 氏名(和/英/ヨミ) / /
第20著者 所属(和/英) (略称: )
(略称: )
講演者
発表日時 2016-01-19 17:45:00 
発表時間 25 
申込先研究会 CPSY 
資料番号 IEICE-VLD2015-86,IEICE-CPSY2015-118,IEICE-RECONF2015-68 
巻番号(vol) IEICE-115 
号番号(no) no.398(VLD), no.399(CPSY), no.400(RECONF) 
ページ範囲 pp.79-84 
ページ数 IEICE-6 
発行日 IEICE-VLD-2016-01-12,IEICE-CPSY-2016-01-12,IEICE-RECONF-2016-01-12 


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会