お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
講演論文 詳細
技報閲覧サービス
[ログイン]
技報アーカイブ
 トップに戻る 前のページに戻る   [Japanese] / [English] 

講演抄録/キーワード
講演名 2015-12-03 12:05
Dependable Responsive Multithreaded Processor IIにおける低遅延リアルタイム実行
羽鳥雄介大沢幸平慶大)・溝谷圭悟任天堂)・千代浩之山崎信行慶大CPSY2015-75
抄録 (和) 近年の組込みシステムでは,リアルタイム性だけでなく高スループットを実現するために,マルチプロ
セッサが要求される.さらには,並列分散処理によるタスクの高速化も重要な課題である.先行研究として,我々
は, Dependable Responsive Multithreaded Processor I ( D-RMTP I )における低遅延リアルタイムタスクとして
Responsive Task を提案した. Responsive Task は, D-RMTP I 上で割込み起床機構を用いて,スケジューラから分離
することで,数十 μs 周期で実行する高優先度ハードリアルタイムタスクである.しかしながら, Responsive Task で
は,並列分散処理をサポートしていない問題がある.本研究ではヘテロジニアスマルチプロセッサである Dependable
Responsive Multithreaded Processor II ( D-RMTP II )における Responsive Task を用いた並列分散処理機構である
Parallel Responsive Task を提案する.評価では Parallel Responsive Task が D-RMTP II の単一コアのみで実行する
場合と複数コアで実行する場合において,起床してから処理が開始するまでの遅延時間を評価する. 
(英) Recent embedded real-time systems have required multiprocessors to achieve not only real-time con-
straints but also high throughput. In addition, the speed up of task by parallel and distributed processing is an
important problem. In our previous work, we proposed Responsive Task, which is a low latency real-time task on
Dependable Responsive Multithreaded Processor I (D-RMTP I). Responsive Task is a high-priority hard real-time
task to occupy one logical core with the interrupt wake-up structure on D-RMTP I and can be executed with dozens
of μs periods. However, Responsive Task does not support parallel and distributed processing. In this paper, we
propose Parallel Responsive Task, which supports parallel and distributed processing with Responsive Task on De-
pendable Responsive Multithreaded Processor II (D-RMTP II). We evaluate the latency between the release and
arrival time of Parallel Responsive Task when Parallel Responsive Task is executed on one core and two cores in
D-RMTP II, respectively.
キーワード (和) 組込みリアルタイムシステム / マルチプロセッサ / 同時マルチスレッディング / リアルタイム OS / / / /  
(英) Embedded Real-Time Systems / Multiprocessor / Simultaneous Multithreading / Real-Time OS / / / /  
文献情報 信学技報, vol. 115, no. 342, CPSY2015-75, pp. 81-86, 2015年12月.
資料番号 CPSY2015-75 
発行日 2015-11-24 (CPSY) 
ISSN Print edition: ISSN 0913-5685    Online edition: ISSN 2432-6380
著作権に
ついて
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)
PDFダウンロード CPSY2015-75

研究会情報
研究会 VLD DC IPSJ-SLDM CPSY RECONF ICD CPM  
開催期間 2015-12-01 - 2015-12-03 
開催地(和) 長崎県勤労福祉会館 
開催地(英) Nagasaki Kinro Fukushi Kaikan 
テーマ(和) デザインガイア2015 -VLSI設計の新しい大地- 
テーマ(英) Design Gaia 2015 -New Field of VLSI Design- 
講演論文情報の詳細
申込み研究会 CPSY 
会議コード 2015-12-VLD-DC-SLDM-CPSY-RECONF-ICD-CPM 
本文の言語 日本語 
タイトル(和) Dependable Responsive Multithreaded Processor IIにおける低遅延リアルタイム実行 
サブタイトル(和)  
タイトル(英) A Low Latency Real-Time Execution on Dependable Responsive Multithreaded Processor II 
サブタイトル(英)  
キーワード(1)(和/英) 組込みリアルタイムシステム / Embedded Real-Time Systems  
キーワード(2)(和/英) マルチプロセッサ / Multiprocessor  
キーワード(3)(和/英) 同時マルチスレッディング / Simultaneous Multithreading  
キーワード(4)(和/英) リアルタイム OS / Real-Time OS  
キーワード(5)(和/英) /  
キーワード(6)(和/英) /  
キーワード(7)(和/英) /  
キーワード(8)(和/英) /  
第1著者 氏名(和/英/ヨミ) 羽鳥 雄介 / Yusuke Hatori / ハトリ ユウスケ
第1著者 所属(和/英) 慶應義塾大学 (略称: 慶大)
Keio University (略称: Keio Univ.)
第2著者 氏名(和/英/ヨミ) 大沢 幸平 / Kohei Osawa / オオサワ コウヘイ
第2著者 所属(和/英) 慶應義塾大学 (略称: 慶大)
Keio University (略称: Keio Univ.)
第3著者 氏名(和/英/ヨミ) 溝谷 圭悟 / Keigo Mizotani / ミゾタニ ケイゴ
第3著者 所属(和/英) 任天堂株式会社 (略称: 任天堂)
Nintendo Co., Ltd. (略称: Nintendo)
第4著者 氏名(和/英/ヨミ) 千代 浩之 / Hiroyuki Chishiro / チシロ ヒロユキ
第4著者 所属(和/英) 慶應義塾大学 (略称: 慶大)
Keio University (略称: Keio Univ.)
第5著者 氏名(和/英/ヨミ) 山崎 信行 / Nobuyuki Yamasaki / ヤマサキ ノブユキ
第5著者 所属(和/英) 慶應義塾大学 (略称: 慶大)
Keio University (略称: Keio Univ.)
第6著者 氏名(和/英/ヨミ) / /
第6著者 所属(和/英) (略称: )
(略称: )
第7著者 氏名(和/英/ヨミ) / /
第7著者 所属(和/英) (略称: )
(略称: )
第8著者 氏名(和/英/ヨミ) / /
第8著者 所属(和/英) (略称: )
(略称: )
第9著者 氏名(和/英/ヨミ) / /
第9著者 所属(和/英) (略称: )
(略称: )
第10著者 氏名(和/英/ヨミ) / /
第10著者 所属(和/英) (略称: )
(略称: )
第11著者 氏名(和/英/ヨミ) / /
第11著者 所属(和/英) (略称: )
(略称: )
第12著者 氏名(和/英/ヨミ) / /
第12著者 所属(和/英) (略称: )
(略称: )
第13著者 氏名(和/英/ヨミ) / /
第13著者 所属(和/英) (略称: )
(略称: )
第14著者 氏名(和/英/ヨミ) / /
第14著者 所属(和/英) (略称: )
(略称: )
第15著者 氏名(和/英/ヨミ) / /
第15著者 所属(和/英) (略称: )
(略称: )
第16著者 氏名(和/英/ヨミ) / /
第16著者 所属(和/英) (略称: )
(略称: )
第17著者 氏名(和/英/ヨミ) / /
第17著者 所属(和/英) (略称: )
(略称: )
第18著者 氏名(和/英/ヨミ) / /
第18著者 所属(和/英) (略称: )
(略称: )
第19著者 氏名(和/英/ヨミ) / /
第19著者 所属(和/英) (略称: )
(略称: )
第20著者 氏名(和/英/ヨミ) / /
第20著者 所属(和/英) (略称: )
(略称: )
講演者 第1著者 
発表日時 2015-12-03 12:05:00 
発表時間 25分 
申込先研究会 CPSY 
資料番号 CPSY2015-75 
巻番号(vol) vol.115 
号番号(no) no.342 
ページ範囲 pp.81-86 
ページ数
発行日 2015-11-24 (CPSY) 


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会