お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
講演論文 詳細
技報閲覧サービス
[ログイン]
技報アーカイブ
 トップに戻る 前のページに戻る   [Japanese] / [English] 

講演抄録/キーワード
講演名 2015-08-04 09:30
GAを用いたNoCの最適設計探索
村上太一平木 敬東大CPSY2015-16
抄録 (和) Hetero-NoCは近年提案されたNoCの設計方法であり、通常のNoCと同じ消費電力・ 資源量のままに、より小さいレイテンシを実現するものである。 Hetero-NoCの設計においては、高性能・低性能2種類のコンポーネントを適切に配置することが求められる。しかしながら現在までに提案されている配置は、現実には存在しないような簡易化されたNoCにおけるトラフィックの性質に頼ったものであり、より複雑な、現実に存在するようなNoCに適用した場合にも有効であるかはについては、考察の余地を残している。複雑なNoCにおいて、最適な配置を定性的 性質から求める方法は確立されておらず、また、困難であることが予想される。本研究ではシミュレーションと遺伝的アルゴリズムを用いて、Hetero-NoCにおけるコンポーネントを配置の最適化を行った。 
(英) Hetero-NoC is a new design of Network-on-Chip (NoC) which achieves lower latency without increasing the amount of resources. In Hetero-NoC's design, two different sizes of components should be arranged properly. Previous arrangements, however, depend on the
center-oriented traffic property which is seen in only simple NoC, so it is suspicious that these arrangements could benefit the real NoC which is often more complex. In addition, the method of designing Hetero-NoC from its qualitative aspects is not formalized yet and predicated to be difficult because of many factors in NoC like the location of memory controller, routing algorithm, and so on. In this research, we optimized the arrangements of the NoC's components by using of NoC simulation and genetic algorithm.
キーワード (和) NoC / Hetero-NoC / 遺伝的アルゴリズム / 最適化 / / / /  
(英) NoC / Hetero-NoC / Genetic Algorithm / Optimization / / / /  
文献情報 信学技報, vol. 115, no. 174, CPSY2015-16, pp. 1-6, 2015年8月.
資料番号 CPSY2015-16 
発行日 2015-07-28 (CPSY) 
ISSN Print edition: ISSN 0913-5685    Online edition: ISSN 2432-6380
著作権に
ついて
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)
PDFダウンロード CPSY2015-16

研究会情報
研究会 CPSY DC IPSJ-ARC  
開催期間 2015-08-04 - 2015-08-06 
開催地(和) ビーコンプラザ(別府) 
開催地(英) B-Con Plaza (Beppu) 
テーマ(和) 並列/分散/協調とディペンダブルコンピューティングおよび一般 
テーマ(英) Parallel, Distributed and Cooperative Processing 
講演論文情報の詳細
申込み研究会 CPSY 
会議コード 2015-08-CPSY-DC-ARC 
本文の言語 日本語 
タイトル(和) GAを用いたNoCの最適設計探索 
サブタイトル(和)  
タイトル(英) The Network-on-Chip Optimization By Using Of Genetic Algorithm 
サブタイトル(英)  
キーワード(1)(和/英) NoC / NoC  
キーワード(2)(和/英) Hetero-NoC / Hetero-NoC  
キーワード(3)(和/英) 遺伝的アルゴリズム / Genetic Algorithm  
キーワード(4)(和/英) 最適化 / Optimization  
キーワード(5)(和/英) /  
キーワード(6)(和/英) /  
キーワード(7)(和/英) /  
キーワード(8)(和/英) /  
第1著者 氏名(和/英/ヨミ) 村上 太一 / Daichi Murakami / ムラカミ ダイチ
第1著者 所属(和/英) 東京大学 (略称: 東大)
The University of Tokyo (略称: UTokyo)
第2著者 氏名(和/英/ヨミ) 平木 敬 / Kei Hiraki /
第2著者 所属(和/英) 東京大学 (略称: 東大)
The University of Tokyo (略称: UTokyo)
第3著者 氏名(和/英/ヨミ) / /
第3著者 所属(和/英) (略称: )
(略称: )
第4著者 氏名(和/英/ヨミ) / /
第4著者 所属(和/英) (略称: )
(略称: )
第5著者 氏名(和/英/ヨミ) / /
第5著者 所属(和/英) (略称: )
(略称: )
第6著者 氏名(和/英/ヨミ) / /
第6著者 所属(和/英) (略称: )
(略称: )
第7著者 氏名(和/英/ヨミ) / /
第7著者 所属(和/英) (略称: )
(略称: )
第8著者 氏名(和/英/ヨミ) / /
第8著者 所属(和/英) (略称: )
(略称: )
第9著者 氏名(和/英/ヨミ) / /
第9著者 所属(和/英) (略称: )
(略称: )
第10著者 氏名(和/英/ヨミ) / /
第10著者 所属(和/英) (略称: )
(略称: )
第11著者 氏名(和/英/ヨミ) / /
第11著者 所属(和/英) (略称: )
(略称: )
第12著者 氏名(和/英/ヨミ) / /
第12著者 所属(和/英) (略称: )
(略称: )
第13著者 氏名(和/英/ヨミ) / /
第13著者 所属(和/英) (略称: )
(略称: )
第14著者 氏名(和/英/ヨミ) / /
第14著者 所属(和/英) (略称: )
(略称: )
第15著者 氏名(和/英/ヨミ) / /
第15著者 所属(和/英) (略称: )
(略称: )
第16著者 氏名(和/英/ヨミ) / /
第16著者 所属(和/英) (略称: )
(略称: )
第17著者 氏名(和/英/ヨミ) / /
第17著者 所属(和/英) (略称: )
(略称: )
第18著者 氏名(和/英/ヨミ) / /
第18著者 所属(和/英) (略称: )
(略称: )
第19著者 氏名(和/英/ヨミ) / /
第19著者 所属(和/英) (略称: )
(略称: )
第20著者 氏名(和/英/ヨミ) / /
第20著者 所属(和/英) (略称: )
(略称: )
講演者 第1著者 
発表日時 2015-08-04 09:30:00 
発表時間 30分 
申込先研究会 CPSY 
資料番号 CPSY2015-16 
巻番号(vol) vol.115 
号番号(no) no.174 
ページ範囲 pp.1-6 
ページ数
発行日 2015-07-28 (CPSY) 


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会