講演抄録/キーワード |
講演名 |
2015-08-04 09:30
GAを用いたNoCの最適設計探索 ○村上太一・平木 敬(東大) CPSY2015-16 |
抄録 |
(和) |
Hetero-NoCは近年提案されたNoCの設計方法であり、通常のNoCと同じ消費電力・ 資源量のままに、より小さいレイテンシを実現するものである。 Hetero-NoCの設計においては、高性能・低性能2種類のコンポーネントを適切に配置することが求められる。しかしながら現在までに提案されている配置は、現実には存在しないような簡易化されたNoCにおけるトラフィックの性質に頼ったものであり、より複雑な、現実に存在するようなNoCに適用した場合にも有効であるかはについては、考察の余地を残している。複雑なNoCにおいて、最適な配置を定性的 性質から求める方法は確立されておらず、また、困難であることが予想される。本研究ではシミュレーションと遺伝的アルゴリズムを用いて、Hetero-NoCにおけるコンポーネントを配置の最適化を行った。 |
(英) |
Hetero-NoC is a new design of Network-on-Chip (NoC) which achieves lower latency without increasing the amount of resources. In Hetero-NoC's design, two different sizes of components should be arranged properly. Previous arrangements, however, depend on the
center-oriented traffic property which is seen in only simple NoC, so it is suspicious that these arrangements could benefit the real NoC which is often more complex. In addition, the method of designing Hetero-NoC from its qualitative aspects is not formalized yet and predicated to be difficult because of many factors in NoC like the location of memory controller, routing algorithm, and so on. In this research, we optimized the arrangements of the NoC's components by using of NoC simulation and genetic algorithm. |
キーワード |
(和) |
NoC / Hetero-NoC / 遺伝的アルゴリズム / 最適化 / / / / |
(英) |
NoC / Hetero-NoC / Genetic Algorithm / Optimization / / / / |
文献情報 |
信学技報, vol. 115, no. 174, CPSY2015-16, pp. 1-6, 2015年8月. |
資料番号 |
CPSY2015-16 |
発行日 |
2015-07-28 (CPSY) |
ISSN |
Print edition: ISSN 0913-5685 Online edition: ISSN 2432-6380 |
著作権に ついて |
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034) |
PDFダウンロード |
CPSY2015-16 |