講演抄録/キーワード |
講演名 |
2014-10-17 14:30
[招待講演]超低電圧0.4V動作SOTB-CMOS回路のダイ間遅延ばらつきを抑制する基板バイアス制御技術 ○槇山秀樹・山本芳樹・尾田秀一・蒲原史朗・杉井信之・山口泰男(超低電圧デバイス技研組合)・石橋孝一郎(電通大)・水谷朋子・平本俊郎(東大) SDM2014-94 エレソ技報アーカイブへのリンク:SDM2014-94 |
抄録 |
(和) |
薄膜BOX-SOI(SOTB)デバイスのように低ばらつきのトランジスタは動作電圧の低減に有効である。しかし、超低電圧領域で起こる伝播遅延時間(Tpd)ばらつきの急増が大きな課題である。本研究では、様々な論理回路のダイ間遅延ばらつきの抑制のために、P/N駆動力バランスを考慮した基板バイアス制御を提案し、実証した。 |
(英) |
Small-variability transistors such as silicon on thin buried oxide (SOTB) are effective for reducing the operation voltage (Vdd). In the ultralow-Vdd regime, however, the upsurging delay (τpd) variability is the most important challenge. This paper proposes the balanced n/p drivability control method for reducing the die-to-die delay variation by back bias applicable for various circuits. Excellent variability reduction by this balanced control is demonstrated at Vdd = 0.4 V. |
キーワード |
(和) |
SOTB / SOI / 基板バイアス / リングオシレータ / Tpd / ばらつき / 超低電圧 / |
(英) |
SOTB / SOI / back bias / ring oscillator / Tpd / variability / ultra-low voltage / |
文献情報 |
信学技報, vol. 114, no. 255, SDM2014-94, pp. 61-68, 2014年10月. |
資料番号 |
SDM2014-94 |
発行日 |
2014-10-09 (SDM) |
ISSN |
Print edition: ISSN 0913-5685 Online edition: ISSN 2432-6380 |
著作権に ついて |
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034) |
PDFダウンロード |
SDM2014-94 エレソ技報アーカイブへのリンク:SDM2014-94 |