お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
講演論文 詳細
技報閲覧サービス
[ログイン]
技報アーカイブ
 トップに戻る 前のページに戻る   [Japanese] / [English] 

講演抄録/キーワード
講演名 2014-08-05 16:10
ソース電圧シフトによるコンパレータの動的閾値制御を用いたSAR型ADCの小型、低電力化
米倉正樹吉岡健太郎石黒仁揮慶大SDM2014-82 ICD2014-51 エレソ技報アーカイブへのリンク:SDM2014-82 ICD2014-51
抄録 (和) 極低電力かつ小面積の閾値制御ADC(TC-ADC)を提案する.このADCに使用されている閾値制御コンパレータ(TCC)はバイナリサーチで動作し、1ビットのDACのみで構成される。提案するADCはソース電圧シフト技術を用いたTCCで5ビットの変換を行っている。また、提案する閾値補間(TI)技術でさらに2ビットの変換を実現し、電力のオーバーヘッドは15%に抑えられている。40nmCMOSプロセスで試作した本ADCのコア面積は0.0038mm2で、キャリブレーション回路を含めると0.0058mm2である。また、本ADCは0.7Vの電源電圧、24MS/sにおいて7.0のENOBを達成し、電源電圧0.5Vでは従来のTC-ADCに比べて15分の1以下に改善された9.8fJ/conv.のFoM値が得られている。 
(英) An extremely low power and area efficient threshold configuring ADC (TC-ADC) is proposed. The threshold configuring comparator (TCC) performs a binary search and only 1b-DAC is required. 5b conversion is carried out by TCC with source voltage shifting technique. Additional 2b resolution is achieved by the proposed threshold interpolation (TI) technique with only 15% power overhead. Prototype ADC in 40nm CMOS occupies a core area of only 0.0038mm2 and when calibration circuit included, 0.0058 mm2. With a supply voltage of 0.7V, the ADC achieves 7.0 ENOB with 24MS/s. Peak FoM of 9.8fJ/conv. is obtained at 0.5V supply, which is over 15x improvement compared with conventional TC-ADC.
キーワード (和) 逐次比較型ADC / 閾値制御 / ソース電圧シフト / / / / /  
(英) Successive Approximation ADC / Threshold Configuring / Source Voltage Shifting / / / / /  
文献情報 信学技報, vol. 114, no. 175, ICD2014-51, pp. 109-113, 2014年8月.
資料番号 ICD2014-51 
発行日 2014-07-28 (SDM, ICD) 
ISSN Print edition: ISSN 0913-5685    Online edition: ISSN 2432-6380
著作権に
ついて
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)
PDFダウンロード SDM2014-82 ICD2014-51 エレソ技報アーカイブへのリンク:SDM2014-82 ICD2014-51

研究会情報
研究会 ICD SDM  
開催期間 2014-08-04 - 2014-08-05 
開催地(和) 北海道大学 情報教育館(札幌市) 
開催地(英) Hokkaido Univ., Multimedia Education Bldg. 
テーマ(和) 低電圧/低消費電力技術、新デバイス・回路とその応用 
テーマ(英)  
講演論文情報の詳細
申込み研究会 ICD 
会議コード 2014-08-ICD-SDM 
本文の言語 日本語 
タイトル(和) ソース電圧シフトによるコンパレータの動的閾値制御を用いたSAR型ADCの小型、低電力化 
サブタイトル(和)  
タイトル(英) Area-Efficient and Low-Power SAR ADC with Dynamic Comparator Threshold Configuring by Source Voltage Shifting 
サブタイトル(英)  
キーワード(1)(和/英) 逐次比較型ADC / Successive Approximation ADC  
キーワード(2)(和/英) 閾値制御 / Threshold Configuring  
キーワード(3)(和/英) ソース電圧シフト / Source Voltage Shifting  
キーワード(4)(和/英) /  
キーワード(5)(和/英) /  
キーワード(6)(和/英) /  
キーワード(7)(和/英) /  
キーワード(8)(和/英) /  
第1著者 氏名(和/英/ヨミ) 米倉 正樹 / Masaki Yonekura / ヨネクラ マサキ
第1著者 所属(和/英) 慶應義塾大学 (略称: 慶大)
Keio University (略称: Keio Univ)
第2著者 氏名(和/英/ヨミ) 吉岡 健太郎 / Kentaro Yoshioka / ヨシオカ ケンタロウ
第2著者 所属(和/英) 慶應義塾大学 (略称: 慶大)
Keio University (略称: Keio Univ)
第3著者 氏名(和/英/ヨミ) 石黒 仁揮 / Hiroki Ishikuro / イシクロ ヒロキ
第3著者 所属(和/英) 慶應義塾大学 (略称: 慶大)
Keio University (略称: Keio Univ)
第4著者 氏名(和/英/ヨミ) / /
第4著者 所属(和/英) (略称: )
(略称: )
第5著者 氏名(和/英/ヨミ) / /
第5著者 所属(和/英) (略称: )
(略称: )
第6著者 氏名(和/英/ヨミ) / /
第6著者 所属(和/英) (略称: )
(略称: )
第7著者 氏名(和/英/ヨミ) / /
第7著者 所属(和/英) (略称: )
(略称: )
第8著者 氏名(和/英/ヨミ) / /
第8著者 所属(和/英) (略称: )
(略称: )
第9著者 氏名(和/英/ヨミ) / /
第9著者 所属(和/英) (略称: )
(略称: )
第10著者 氏名(和/英/ヨミ) / /
第10著者 所属(和/英) (略称: )
(略称: )
第11著者 氏名(和/英/ヨミ) / /
第11著者 所属(和/英) (略称: )
(略称: )
第12著者 氏名(和/英/ヨミ) / /
第12著者 所属(和/英) (略称: )
(略称: )
第13著者 氏名(和/英/ヨミ) / /
第13著者 所属(和/英) (略称: )
(略称: )
第14著者 氏名(和/英/ヨミ) / /
第14著者 所属(和/英) (略称: )
(略称: )
第15著者 氏名(和/英/ヨミ) / /
第15著者 所属(和/英) (略称: )
(略称: )
第16著者 氏名(和/英/ヨミ) / /
第16著者 所属(和/英) (略称: )
(略称: )
第17著者 氏名(和/英/ヨミ) / /
第17著者 所属(和/英) (略称: )
(略称: )
第18著者 氏名(和/英/ヨミ) / /
第18著者 所属(和/英) (略称: )
(略称: )
第19著者 氏名(和/英/ヨミ) / /
第19著者 所属(和/英) (略称: )
(略称: )
第20著者 氏名(和/英/ヨミ) / /
第20著者 所属(和/英) (略称: )
(略称: )
講演者 第1著者 
発表日時 2014-08-05 16:10:00 
発表時間 25分 
申込先研究会 ICD 
資料番号 SDM2014-82, ICD2014-51 
巻番号(vol) vol.114 
号番号(no) no.174(SDM), no.175(ICD) 
ページ範囲 pp.109-113 
ページ数
発行日 2014-07-28 (SDM, ICD) 


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会