電子情報通信学会 研究会発表申込システム
講演論文 詳細
技報閲覧サービス
技報オンライン
‥‥ (ESS/通ソ/エレソ/ISS)
技報アーカイブ
‥‥ (エレソ/通ソ)
 トップに戻る 前のページに戻る   [Japanese] / [English] 

講演抄録/キーワード
講演名 2014-07-21 14:30
部分更新指数減衰カオスタブーサーチハードウェアシステムのデジタル回路によるコスト計算実装に対する考察
三浦雄志小澤将人織間健守堀尾喜彦東京電機大
抄録 (和) 指数減衰カオスタブーサーチは, 組合せ最適化問題に対する有力なメタヒューリスティック解法の1つである. 我々は, この指数減衰カオスタブーサーチが内包する複雑系としてのロバスト性を活用して, 小型で高性能な大規模ハードウェアシステムに適した, 部分更新指数減衰カオスタブーサーチアルゴリズムを提案し, そのハードウェア実現の研究を進めている. 二次割当問題を解く部分更新指数減衰カオスタブーサーチシステムを実現する際, 目的関数値の計算をアナログ回路で実装することは困難であるため, この計算にはデジタル回路を用いる. しかし, デジタル計算は逐次処理であるため, 大規模な問題の場合, システムの動作速度のボトルネックとなる. そこで本稿では, デジタルコスト計算を高速に行うための専用回路を設計する. この際, DSPとFPGAによる実装の性能を比較し, パイプライン処理を用いたFPGAによる実装が適していることを示す. 
(英) The exponential chaotic tabu search is an efficient meta-heuristic algorithm for combinatorial optimization problems. Based on this algorithm, we proposed a partial-update exponential chaotic tabu search algorithm, suitable for a compact and efficient hardware implementation. In hardware implementation of the partial-update exponential chaotic tabu search system to solve a quadratic assignment problem (QAP), we will use a digital circuit to calculate the value of the cost function of the QAP, because an analog circuit will have difficulty for this calculation. However, the digital circuitry processes sequentially, so that the digital calculation would be a bottleneck for the speed of the system. In this paper, we propose a quick cost calculation method with digital circuitry. We compare a DSP and a FPGA to implement the cost calculation. As a result, we show that the FPGA with pipeline processing is more feasible than the DSP.
キーワード (和) 組合せ最適化問題 / 二次割当問題(QAP) / カオスタブーサーチ / カオスニューラルネットワーク / FPGA / / /  
(英) Combinatorial Optimization Problem / Quadratic Assignment Problem / Chaotic Tabu Search / Chaotic Neural Network / Field-Programmable Gate Array / / /  
文献情報 信学技報, vol. 114, no. 145, NLP2014-34, pp. 17-22, 2014年7月.
資料番号 NLP2014-34 
発行日 2014-07-14 (NLP) 
ISSN Print edition: ISSN 0913-5685  Online edition: ISSN 2432-6380

研究会情報
研究会 NLP  
開催期間 2014-07-21 - 2014-07-22 
開催地(和) 函館市中央図書館 
開催地(英) Hakodate City Central Library 
テーマ(和) 一般 
テーマ(英) Nonlinear Problems, etc. 
講演論文情報の詳細
申込み研究会 NLP 
会議コード 2014-07-NLP 
本文の言語 日本語 
タイトル(和) 部分更新指数減衰カオスタブーサーチハードウェアシステムのデジタル回路によるコスト計算実装に対する考察 
サブタイトル(和)  
タイトル(英) Digital Circuit Implementation of a Cost Calculation for Partial-update Exponential Chaotic Tabu Search Hardware Systems 
サブタイトル(英)  
キーワード(1)(和/英) 組合せ最適化問題 / Combinatorial Optimization Problem  
キーワード(2)(和/英) 二次割当問題(QAP) / Quadratic Assignment Problem  
キーワード(3)(和/英) カオスタブーサーチ / Chaotic Tabu Search  
キーワード(4)(和/英) カオスニューラルネットワーク / Chaotic Neural Network  
キーワード(5)(和/英) FPGA / Field-Programmable Gate Array  
キーワード(6)(和/英) /  
キーワード(7)(和/英) /  
キーワード(8)(和/英) /  
第1著者 氏名(和/英/ヨミ) 三浦 雄志 / Takeshi Miura / ミウラ タケシ
第1著者 所属(和/英) 東京電機大学 (略称: 東京電機大)
Tokyo Denki University (略称: Tokyo Denki Univ.)
第2著者 氏名(和/英/ヨミ) 小澤 将人 / Masato Ozawa / オザワ マサト
第2著者 所属(和/英) 東京電機大学 (略称: 東京電機大)
Tokyo Denki University (略称: Tokyo Denki Univ.)
第3著者 氏名(和/英/ヨミ) 織間 健守 / Takemori Orima / オリマ タケモリ
第3著者 所属(和/英) 東京電機大学 (略称: 東京電機大)
Tokyo Denki University (略称: Tokyo Denki Univ.)
第4著者 氏名(和/英/ヨミ) 堀尾 喜彦 / Yoshihiko Horio / ホリオ ヨシヒコ
第4著者 所属(和/英) 東京電機大学 (略称: 東京電機大)
Tokyo Denki University (略称: Tokyo Denki Univ.)
第5著者 氏名(和/英/ヨミ) / /
第5著者 所属(和/英) (略称: )
(略称: )
第6著者 氏名(和/英/ヨミ) / /
第6著者 所属(和/英) (略称: )
(略称: )
第7著者 氏名(和/英/ヨミ) / /
第7著者 所属(和/英) (略称: )
(略称: )
第8著者 氏名(和/英/ヨミ) / /
第8著者 所属(和/英) (略称: )
(略称: )
第9著者 氏名(和/英/ヨミ) / /
第9著者 所属(和/英) (略称: )
(略称: )
第10著者 氏名(和/英/ヨミ) / /
第10著者 所属(和/英) (略称: )
(略称: )
第11著者 氏名(和/英/ヨミ) / /
第11著者 所属(和/英) (略称: )
(略称: )
第12著者 氏名(和/英/ヨミ) / /
第12著者 所属(和/英) (略称: )
(略称: )
第13著者 氏名(和/英/ヨミ) / /
第13著者 所属(和/英) (略称: )
(略称: )
第14著者 氏名(和/英/ヨミ) / /
第14著者 所属(和/英) (略称: )
(略称: )
第15著者 氏名(和/英/ヨミ) / /
第15著者 所属(和/英) (略称: )
(略称: )
第16著者 氏名(和/英/ヨミ) / /
第16著者 所属(和/英) (略称: )
(略称: )
第17著者 氏名(和/英/ヨミ) / /
第17著者 所属(和/英) (略称: )
(略称: )
第18著者 氏名(和/英/ヨミ) / /
第18著者 所属(和/英) (略称: )
(略称: )
第19著者 氏名(和/英/ヨミ) / /
第19著者 所属(和/英) (略称: )
(略称: )
第20著者 氏名(和/英/ヨミ) / /
第20著者 所属(和/英) (略称: )
(略称: )
講演者
発表日時 2014-07-21 14:30:00 
発表時間 25 
申込先研究会 NLP 
資料番号 IEICE-NLP2014-34 
巻番号(vol) IEICE-114 
号番号(no) no.145 
ページ範囲 pp.17-22 
ページ数 IEICE-6 
発行日 IEICE-NLP-2014-07-14 


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会