電子情報通信学会 研究会発表申込システム
講演論文 詳細
技報閲覧サービス
技報オンライン
‥‥ (ESS/通ソ/エレソ/ISS)
技報アーカイブ
‥‥ (エレソ/通ソ)
 トップに戻る 前のページに戻る   [Japanese] / [English] 

講演抄録/キーワード
講演名 2014-06-12 15:35
Complex命令アクセラレータを有するRISCプロセッサの実装 ~ CISCプロセッサへの回帰 ~
鈴木涼太東京農工大)・三好健文イーツリーズ・ジャパン)・中條拓伯東京農工大RECONF2014-13
抄録 (和) 本稿では,マイクロコードで実装されていた複雑なComplex 命令をコプロセッサの形で呼び出す機能を備
えたハードウェアアクセラレーション機構を持つRISC プロセッサを提案し,実装を行う.提案するアーキテクチャ
では,MIPS 命令セットの下位互換サブセットを実装したプロセッサにおいて,コプロセッサ用に従来から用意されて
いる命令を使用することで,アクセラレータの設定,起動等の機構を実装した.これにより,新たな命令にプロセッ
サ,アセンブラ等を対応させることなくアクセラレータを起動することが可能になっている.これらの手法を実装し
たプロセッサと従来のプロセッサとの比較を行い.性能向上を確認した結果について報告する. 
(英) In this paper, we propose a RISC processor with an accelerator which can execute a complex instruction
with a co-processor function. We have implemented this mechanism into a processor which has a lower compati-
ble subset of MIPS ISA in which existing instructions for a co-processor can be available. The mechanism allows
the processor to utilize an accelerator without modi cation of an assembler and a compiler. We show evaluated
performance gain with comparing a conventional RISC processor with our proposed processor.
キーワード (和) ハードウェアアクセラレータ / プロセッサアーキテクチャ / コプロセッサ / FPGA / / / /  
(英) Hardware Accelerator / Processor architecture / Co-processor / FPGA / / / /  
文献情報 信学技報, vol. 114, no. 75, RECONF2014-13, pp. 67-72, 2014年6月.
資料番号 RECONF2014-13 
発行日 2014-06-04 (RECONF) 
ISSN Print edition: ISSN 0913-5685  Online edition: ISSN 2432-6380
著作権に
ついて
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)
PDFダウンロード RECONF2014-13

研究会情報
研究会 RECONF  
開催期間 2014-06-11 - 2014-06-12 
開催地(和) 片平さくらホール 
開催地(英) Katahira Sakura Hall 
テーマ(和) リコンフィギャラブルシステム、一般 
テーマ(英) Reconfigurable Systems, etc. 
講演論文情報の詳細
申込み研究会 RECONF 
会議コード 2014-06-RECONF 
本文の言語 日本語 
タイトル(和) Complex命令アクセラレータを有するRISCプロセッサの実装 
サブタイトル(和) CISCプロセッサへの回帰 
タイトル(英) Implementation of a RISC Processor with a Complex Instruction Accelerator 
サブタイトル(英) Return to a CISC 
キーワード(1)(和/英) ハードウェアアクセラレータ / Hardware Accelerator  
キーワード(2)(和/英) プロセッサアーキテクチャ / Processor architecture  
キーワード(3)(和/英) コプロセッサ / Co-processor  
キーワード(4)(和/英) FPGA / FPGA  
キーワード(5)(和/英) /  
キーワード(6)(和/英) /  
キーワード(7)(和/英) /  
キーワード(8)(和/英) /  
第1著者 氏名(和/英/ヨミ) 鈴木 涼太 / Ryota Suzuki / スズキ リョウタ
第1著者 所属(和/英) 東京農工大学 (略称: 東京農工大)
Tokyo University of Agriculture and Technology (略称: Tokyo Univ. of Agriculture and Tech.)
第2著者 氏名(和/英/ヨミ) 三好 健文 / Takefumi Miyoshi / ミヨシ タケフミ
第2著者 所属(和/英) 株式会社イーツリーズ・ジャパン (略称: イーツリーズ・ジャパン)
e-trees.Japan, Inc (略称: e-trees)
第3著者 氏名(和/英/ヨミ) 中條 拓伯 / Hironori Nakajo / ナカジョウ ヒロノリ
第3著者 所属(和/英) 東京農工大学 (略称: 東京農工大)
Tokyo University of Agriculture and Technology (略称: Tokyo Univ. of Agriculture and Tech.)
第4著者 氏名(和/英/ヨミ) / /
第4著者 所属(和/英) (略称: )
(略称: )
第5著者 氏名(和/英/ヨミ) / /
第5著者 所属(和/英) (略称: )
(略称: )
第6著者 氏名(和/英/ヨミ) / /
第6著者 所属(和/英) (略称: )
(略称: )
第7著者 氏名(和/英/ヨミ) / /
第7著者 所属(和/英) (略称: )
(略称: )
第8著者 氏名(和/英/ヨミ) / /
第8著者 所属(和/英) (略称: )
(略称: )
第9著者 氏名(和/英/ヨミ) / /
第9著者 所属(和/英) (略称: )
(略称: )
第10著者 氏名(和/英/ヨミ) / /
第10著者 所属(和/英) (略称: )
(略称: )
第11著者 氏名(和/英/ヨミ) / /
第11著者 所属(和/英) (略称: )
(略称: )
第12著者 氏名(和/英/ヨミ) / /
第12著者 所属(和/英) (略称: )
(略称: )
第13著者 氏名(和/英/ヨミ) / /
第13著者 所属(和/英) (略称: )
(略称: )
第14著者 氏名(和/英/ヨミ) / /
第14著者 所属(和/英) (略称: )
(略称: )
第15著者 氏名(和/英/ヨミ) / /
第15著者 所属(和/英) (略称: )
(略称: )
第16著者 氏名(和/英/ヨミ) / /
第16著者 所属(和/英) (略称: )
(略称: )
第17著者 氏名(和/英/ヨミ) / /
第17著者 所属(和/英) (略称: )
(略称: )
第18著者 氏名(和/英/ヨミ) / /
第18著者 所属(和/英) (略称: )
(略称: )
第19著者 氏名(和/英/ヨミ) / /
第19著者 所属(和/英) (略称: )
(略称: )
第20著者 氏名(和/英/ヨミ) / /
第20著者 所属(和/英) (略称: )
(略称: )
講演者
発表日時 2014-06-12 15:35:00 
発表時間 25 
申込先研究会 RECONF 
資料番号 IEICE-RECONF2014-13 
巻番号(vol) IEICE-114 
号番号(no) no.75 
ページ範囲 pp.67-72 
ページ数 IEICE-6 
発行日 IEICE-RECONF-2014-06-04 


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会