お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
講演論文 詳細
技報閲覧サービス
[ログイン]
技報アーカイブ
 トップに戻る 前のページに戻る   [Japanese] / [English] 

講演抄録/キーワード
講演名 2013-11-28 13:45
SOTBトランジスタを用いた最初のFlex Power FPGAチップの評価
馬 超産総研/明大)・日置雅和産総研)・河並 崇金沢工大)・小笠原泰弘中川 格関川敏弘産総研)・堤 利幸産総研/明大)・小池汎平産総研RECONF2013-53
抄録 (和) Flex Power FPGAは、ボディバイアス技術を利用して、FPGAの各回路ブロックのしきい値電圧をプログラムすることが可能である。FPGAにマッピングされた回路のクリティカルパスのみをLow-Vtにプログラムすることによって、動作速度を落とさずに、FPGAにおいて深刻となっているスタティック消費電力を大幅に削減することができる。一方、SOTB(Silicon On Thin BOX)トランジスタはしきい値制御性が高いと言う特徴を持つことで知られ、Flex Power FPGAはその重要な応用対象と考えられている。今回初めてSOTBトランジスタを用いてFPGAチップを試作し、機能テストと性能評価を行った。その結果、スタティック消費電力を従来よりも1/50程度に削減できることを確認した。また、VDDが0.712Vまで正しく動作することを確認した。 
(英) Flex Power FPGA was able to utilize a programmable threshold voltage to each circuit block of the FPGA by using the body bias. Low-Vt assigned only to the critical path of the circuits mapped on the FPGA. Thus, static power consumption that has become one of the most serious issues in the FPGA can be greatly reduced. SOTB (Silicon On Thin BOX) that allows wide-ranged back-bias control was appropriate for Flex Power FPGA. The SOTB transistors fabricated the FPGA test chip in this report. The significant reduction in static power consumption was confirmed in the performance evaluation and functional testing. And we also confirmed that the chip is working properly above VDD voltage 0.712V
キーワード (和) SOTB / FPGA / スタティックパワー / 電力削減 / / / /  
(英) SOTB / FPGA / Static Power reduction / / / / /  
文献情報 信学技報, vol. 113, no. 325, RECONF2013-53, pp. 77-82, 2013年11月.
資料番号 RECONF2013-53 
発行日 2013-11-20 (RECONF) 
ISSN Print edition: ISSN 0913-5685    Online edition: ISSN 2432-6380
著作権に
ついて
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)
PDFダウンロード RECONF2013-53

研究会情報
研究会 VLD DC IPSJ-SLDM CPSY RECONF ICD CPM  
開催期間 2013-11-27 - 2013-11-29 
開催地(和) 鹿児島県文化センター 
開催地(英)  
テーマ(和) デザインガイア2013 -VLSI設計の新しい大地- 
テーマ(英) Design Gaia 2013 -New Field of VLSI Design- 
講演論文情報の詳細
申込み研究会 RECONF 
会議コード 2013-11-VLD-DC-SLDM-CPSY-RECONF-ICD-CPM 
本文の言語 日本語 
タイトル(和) SOTBトランジスタを用いた最初のFlex Power FPGAチップの評価 
サブタイトル(和)  
タイトル(英) Evaluation of The First Flex Power FPGA chip with SOTB transistors 
サブタイトル(英)  
キーワード(1)(和/英) SOTB / SOTB  
キーワード(2)(和/英) FPGA / FPGA  
キーワード(3)(和/英) スタティックパワー / Static Power reduction  
キーワード(4)(和/英) 電力削減 /  
キーワード(5)(和/英) /  
キーワード(6)(和/英) /  
キーワード(7)(和/英) /  
キーワード(8)(和/英) /  
第1著者 氏名(和/英/ヨミ) 馬 超 / Chao Ma / マ チョウ
第1著者 所属(和/英) 産業技術総合研究所/明治大学 (略称: 産総研/明大)
National Institute of Advanced Industrial Science and Technology/Meiji Unviersity (略称: AIST/Meiji Univ.)
第2著者 氏名(和/英/ヨミ) 日置 雅和 / Masakazu Hioki / ヒオキ マサカズ
第2著者 所属(和/英) 産業技術総合研究所 (略称: 産総研)
National Institute of Advanced Industrial Science and Technology (略称: AIST)
第3著者 氏名(和/英/ヨミ) 河並 崇 / Takashi Kawanami / カワナミ タカシ
第3著者 所属(和/英) 金沢工業大学 (略称: 金沢工大)
Kanazawa Institute of Technology (略称: KIT)
第4著者 氏名(和/英/ヨミ) 小笠原 泰弘 / Yasuhiro Ogasahara / オガサハラ ヤスヒロ
第4著者 所属(和/英) 産業技術総合研究所 (略称: 産総研)
National Institute of Advanced Industrial Science and Technology (略称: AIST)
第5著者 氏名(和/英/ヨミ) 中川 格 / Tadashi Nakagawa / ナカガワ タダシ
第5著者 所属(和/英) 産業技術総合研究所 (略称: 産総研)
National Institute of Advanced Industrial Science and Technology (略称: AIST)
第6著者 氏名(和/英/ヨミ) 関川 敏弘 / Toshihiro Sekigawa / セキガワ トシヒロ
第6著者 所属(和/英) 産業技術総合研究所 (略称: 産総研)
National Institute of Advanced Industrial Science and Technology (略称: AIST)
第7著者 氏名(和/英/ヨミ) 堤 利幸 / Toshiyuki Tsutsumi / ツツミ トシユキ
第7著者 所属(和/英) 産業技術総合研究所/明治大学 (略称: 産総研/明大)
National Institute of Advanced Industrial Science and Technology/Meiji Unviersity (略称: AIST/Meiji Univ.)
第8著者 氏名(和/英/ヨミ) 小池 汎平 / Hanpei Koike / コイケ ハンペイ
第8著者 所属(和/英) 産業技術総合研究所 (略称: 産総研)
National Institute of Advanced Industrial Science and Technology (略称: AIST)
第9著者 氏名(和/英/ヨミ) / /
第9著者 所属(和/英) (略称: )
(略称: )
第10著者 氏名(和/英/ヨミ) / /
第10著者 所属(和/英) (略称: )
(略称: )
第11著者 氏名(和/英/ヨミ) / /
第11著者 所属(和/英) (略称: )
(略称: )
第12著者 氏名(和/英/ヨミ) / /
第12著者 所属(和/英) (略称: )
(略称: )
第13著者 氏名(和/英/ヨミ) / /
第13著者 所属(和/英) (略称: )
(略称: )
第14著者 氏名(和/英/ヨミ) / /
第14著者 所属(和/英) (略称: )
(略称: )
第15著者 氏名(和/英/ヨミ) / /
第15著者 所属(和/英) (略称: )
(略称: )
第16著者 氏名(和/英/ヨミ) / /
第16著者 所属(和/英) (略称: )
(略称: )
第17著者 氏名(和/英/ヨミ) / /
第17著者 所属(和/英) (略称: )
(略称: )
第18著者 氏名(和/英/ヨミ) / /
第18著者 所属(和/英) (略称: )
(略称: )
第19著者 氏名(和/英/ヨミ) / /
第19著者 所属(和/英) (略称: )
(略称: )
第20著者 氏名(和/英/ヨミ) / /
第20著者 所属(和/英) (略称: )
(略称: )
講演者 第1著者 
発表日時 2013-11-28 13:45:00 
発表時間 25分 
申込先研究会 RECONF 
資料番号 RECONF2013-53 
巻番号(vol) vol.113 
号番号(no) no.325 
ページ範囲 pp.77-82 
ページ数
発行日 2013-11-20 (RECONF) 


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会