お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
講演論文 詳細
技報閲覧サービス
[ログイン]
技報アーカイブ
 トップに戻る 前のページに戻る   [Japanese] / [English] 

講演抄録/キーワード
講演名 2013-11-28 14:35
再構成デバイスMPLDの配置配線ツールを用いたアーキテクチャ評価
山下智也稲木雅人谷川一哉弘中哲夫広島市大)・石黒 隆太陽誘電RECONF2013-55
抄録 (和) 本稿では再構成デバイスMPLD における再構成部の構造の検討を配置配線ツールを用いて行う.この検討
の目的は,大きな論理回路のマッピングを可能にしつつ,かつ,使用するチップ面積が小さいMPLD アーキテクチャ
を探索する事である.この目的達成のために,先行研究で開発された特定のMPLD アーキテクチャ向けの配置配線
ツールを改良し,より多くのMPLD アーキテクチャに対応した配置配線ツールを開発した.そのようにして開発した
配置配線ツールを用いて様々なベンチマーク回路をマッピングする事で,小面積で様々な論理回路がマッピング可能
なMPLD アーキテクチャを探索する. 
(英) In this paper, we evaluate some logic and interconnection structures for MPLD, which is a basic architecture
for reconfigurable logic devices composed of only memory cells and wires between them, by placing and
routing benchmark circuits on the structures. The goal of this evaluation is to find good structures for MPLD
that can efficiently map larger circuits using smaller chip area. For the experiments, we implemented an architecture-
independent placement and routing tool for MPLD by eliminating the architecture-dependent term in the cost
function of an existing placement and routing tool for MPLD.
キーワード (和) MPLD / PLD / FPGA / アーキテクチャ / 配置配線 / / /  
(英) MPLD / PLD / FPGA / architecture / Place-and-Route / / /  
文献情報 信学技報, vol. 113, no. 325, RECONF2013-55, pp. 87-92, 2013年11月.
資料番号 RECONF2013-55 
発行日 2013-11-20 (RECONF) 
ISSN Print edition: ISSN 0913-5685    Online edition: ISSN 2432-6380
著作権に
ついて
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)
PDFダウンロード RECONF2013-55

研究会情報
研究会 VLD DC IPSJ-SLDM CPSY RECONF ICD CPM  
開催期間 2013-11-27 - 2013-11-29 
開催地(和) 鹿児島県文化センター 
開催地(英)  
テーマ(和) デザインガイア2013 -VLSI設計の新しい大地- 
テーマ(英) Design Gaia 2013 -New Field of VLSI Design- 
講演論文情報の詳細
申込み研究会 RECONF 
会議コード 2013-11-VLD-DC-SLDM-CPSY-RECONF-ICD-CPM 
本文の言語 日本語 
タイトル(和) 再構成デバイスMPLDの配置配線ツールを用いたアーキテクチャ評価 
サブタイトル(和)  
タイトル(英) Architecture Evaluation Using The Place-and-Route Tool of a Reconstruction Device MPLD 
サブタイトル(英)  
キーワード(1)(和/英) MPLD / MPLD  
キーワード(2)(和/英) PLD / PLD  
キーワード(3)(和/英) FPGA / FPGA  
キーワード(4)(和/英) アーキテクチャ / architecture  
キーワード(5)(和/英) 配置配線 / Place-and-Route  
キーワード(6)(和/英) /  
キーワード(7)(和/英) /  
キーワード(8)(和/英) /  
第1著者 氏名(和/英/ヨミ) 山下 智也 / Tomoya Yamashita / ヤマシタ トモヤ
第1著者 所属(和/英) 広島市立大学 (略称: 広島市大)
Hiroshima City University (略称: Hiroshima City Univ)
第2著者 氏名(和/英/ヨミ) 稲木 雅人 / Masato Inagi / イナギ マサト
第2著者 所属(和/英) 広島市立大学 (略称: 広島市大)
Hiroshima City University (略称: Hiroshima City Univ)
第3著者 氏名(和/英/ヨミ) 谷川 一哉 / Kazuya Tanigawa / タニガワ カズヤ
第3著者 所属(和/英) 広島市立大学 (略称: 広島市大)
Hiroshima City University (略称: Hiroshima City Univ)
第4著者 氏名(和/英/ヨミ) 弘中 哲夫 / Tetsuo Hironaka / ヒロナカ テツオ
第4著者 所属(和/英) 広島市立大学 (略称: 広島市大)
Hiroshima City University (略称: Hiroshima City Univ)
第5著者 氏名(和/英/ヨミ) 石黒 隆 / Takashi Ishiguro / イシグロ タカシ
第5著者 所属(和/英) 太陽誘電株式会社 (略称: 太陽誘電)
TAIYO YUDEN CO.LTD (略称: TAIYO YUDEN)
第6著者 氏名(和/英/ヨミ) / /
第6著者 所属(和/英) (略称: )
(略称: )
第7著者 氏名(和/英/ヨミ) / /
第7著者 所属(和/英) (略称: )
(略称: )
第8著者 氏名(和/英/ヨミ) / /
第8著者 所属(和/英) (略称: )
(略称: )
第9著者 氏名(和/英/ヨミ) / /
第9著者 所属(和/英) (略称: )
(略称: )
第10著者 氏名(和/英/ヨミ) / /
第10著者 所属(和/英) (略称: )
(略称: )
第11著者 氏名(和/英/ヨミ) / /
第11著者 所属(和/英) (略称: )
(略称: )
第12著者 氏名(和/英/ヨミ) / /
第12著者 所属(和/英) (略称: )
(略称: )
第13著者 氏名(和/英/ヨミ) / /
第13著者 所属(和/英) (略称: )
(略称: )
第14著者 氏名(和/英/ヨミ) / /
第14著者 所属(和/英) (略称: )
(略称: )
第15著者 氏名(和/英/ヨミ) / /
第15著者 所属(和/英) (略称: )
(略称: )
第16著者 氏名(和/英/ヨミ) / /
第16著者 所属(和/英) (略称: )
(略称: )
第17著者 氏名(和/英/ヨミ) / /
第17著者 所属(和/英) (略称: )
(略称: )
第18著者 氏名(和/英/ヨミ) / /
第18著者 所属(和/英) (略称: )
(略称: )
第19著者 氏名(和/英/ヨミ) / /
第19著者 所属(和/英) (略称: )
(略称: )
第20著者 氏名(和/英/ヨミ) / /
第20著者 所属(和/英) (略称: )
(略称: )
講演者 第1著者 
発表日時 2013-11-28 14:35:00 
発表時間 25分 
申込先研究会 RECONF 
資料番号 RECONF2013-55 
巻番号(vol) vol.113 
号番号(no) no.325 
ページ範囲 pp.87-92 
ページ数
発行日 2013-11-20 (RECONF) 


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会