電子情報通信学会 研究会発表申込システム
講演論文 詳細
技報閲覧サービス
技報オンライン
‥‥ (ESS/通ソ/エレソ/ISS)
技報アーカイブ
‥‥ (エレソ/通ソ)
 トップに戻る 前のページに戻る   [Japanese] / [English] 

講演抄録/キーワード
講演名 2013-07-04 09:55
TDC一体型DLLを用いた高速ロック・低消費電力完全デジタルCDR回路
浦野雄貴尹 元柱小平 薫徐 照男黒田忠広石黒仁揮慶大エレソ技報アーカイブへのリンク:ICD2013-25
抄録 (和) 本研究ではNRZ信号のみならず,パルスベースの通信にも利用することのできるTDC一体型DLLを用いた完全デジタルCDRを提案する.TDC一体型CDRはTDCとDLLでディレイラインを共有することにより小面積と低電力,それに高速なロック時間を実現している.提案するCDRは1周期の波形を評価することでクロックを再生し,パルスベースの信号からエッジを検出することも可能である.ロック時間は8クロックサイクル以内であり,消費電力は電源電圧0.7V,1Gbps通信時に1.26mW/Gbpsである.電源電圧1V,2.3Gbps通信時のrmsジッタとppジッタはそれぞれ5.44psと37.4psである.面積は0.0297mm2である. 
(英) This paper presents an all-digital CDR with TDC combined DLL which can be used for not only NRZ signaling but also pulse-based communication. The TDC combined DLL can realize a small area, low power and fast locking by sharing the delay line of the TDC with the DLL. The proposed CDR can recover the clock by evaluating a waveform of one cycle, and detect edge from a pulse-based signal. Locking time is within 8 clock cycles, and power efficiency is 1.26mW/Gbps at 1Gbps and 0.7V power supply. The rms and peak-to-peak jitter at 2.3Gbps and 1.0V are 5.44ps and 37.4ps, respectively. Die area is 0.0297mm2.
キーワード (和) 完全デジタルCDR / 低消費電力 / 高速ロック / TDC一体型DLL / 磁界結合通信 / / /  
(英) All-digital CDR / Low Power / Fast Lock / TDC Combined DLL / Inductive-Coupling Communication / / /  
文献情報 信学技報, vol. 113, no. 112, ICD2013-25, pp. 7-12, 2013年7月.
資料番号 ICD2013-25 
発行日 2013-06-27 (ICD) 
ISSN Print edition: ISSN 0913-5685  Online edition: ISSN 2432-6380
著作権に
ついて
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)

研究会情報
研究会 ICD ITE-IST  
開催期間 2013-07-04 - 2013-07-05 
開催地(和) サン・リフレ函館 
開催地(英) San Refre Hakodate 
テーマ(和) アナログ、アナデジ混載、RF及びセンサインタフェース回路 
テーマ(英) Analog, Mixed Analog and Digital, RF, and Sensor Interface Circuitry 
講演論文情報の詳細
申込み研究会 ICD 
会議コード 2013-07-ICD-IST 
本文の言語 日本語 
タイトル(和) TDC一体型DLLを用いた高速ロック・低消費電力完全デジタルCDR回路 
サブタイトル(和)  
タイトル(英) A Low Power Fast Lock All-Digital CDR with TDC Combined DLL 
サブタイトル(英)  
キーワード(1)(和/英) 完全デジタルCDR / All-digital CDR  
キーワード(2)(和/英) 低消費電力 / Low Power  
キーワード(3)(和/英) 高速ロック / Fast Lock  
キーワード(4)(和/英) TDC一体型DLL / TDC Combined DLL  
キーワード(5)(和/英) 磁界結合通信 / Inductive-Coupling Communication  
キーワード(6)(和/英) /  
キーワード(7)(和/英) /  
キーワード(8)(和/英) /  
第1著者 氏名(和/英/ヨミ) 浦野 雄貴 / Yuki Urano / ウラノ ユウキ
第1著者 所属(和/英) 慶應義塾大学 (略称: 慶大)
Keio University (略称: Keio Univ.)
第2著者 氏名(和/英/ヨミ) 尹 元柱 / Won-Joo Yun / ユン ウォンジュン
第2著者 所属(和/英) 慶應義塾大学 (略称: 慶大)
Keio University (略称: Keio Univ.)
第3著者 氏名(和/英/ヨミ) 小平 薫 / Kaoru Kohira / コヒラ カオル
第3著者 所属(和/英) 慶應義塾大学 (略称: 慶大)
Keio University (略称: Keio Univ.)
第4著者 氏名(和/英/ヨミ) 徐 照男 / Teruo Jyo / ジョ テルオ
第4著者 所属(和/英) 慶應義塾大学 (略称: 慶大)
Keio University (略称: Keio Univ.)
第5著者 氏名(和/英/ヨミ) 黒田 忠広 / Tadahiro Kuroda / クロダ タダヒロ
第5著者 所属(和/英) 慶應義塾大学 (略称: 慶大)
Keio University (略称: Keio Univ.)
第6著者 氏名(和/英/ヨミ) 石黒 仁揮 / Hiroki Ishikuro / イシクロ ヒロキ
第6著者 所属(和/英) 慶應義塾大学 (略称: 慶大)
Keio University (略称: Keio Univ.)
第7著者 氏名(和/英/ヨミ) / /
第7著者 所属(和/英) (略称: )
(略称: )
第8著者 氏名(和/英/ヨミ) / /
第8著者 所属(和/英) (略称: )
(略称: )
第9著者 氏名(和/英/ヨミ) / /
第9著者 所属(和/英) (略称: )
(略称: )
第10著者 氏名(和/英/ヨミ) / /
第10著者 所属(和/英) (略称: )
(略称: )
第11著者 氏名(和/英/ヨミ) / /
第11著者 所属(和/英) (略称: )
(略称: )
第12著者 氏名(和/英/ヨミ) / /
第12著者 所属(和/英) (略称: )
(略称: )
第13著者 氏名(和/英/ヨミ) / /
第13著者 所属(和/英) (略称: )
(略称: )
第14著者 氏名(和/英/ヨミ) / /
第14著者 所属(和/英) (略称: )
(略称: )
第15著者 氏名(和/英/ヨミ) / /
第15著者 所属(和/英) (略称: )
(略称: )
第16著者 氏名(和/英/ヨミ) / /
第16著者 所属(和/英) (略称: )
(略称: )
第17著者 氏名(和/英/ヨミ) / /
第17著者 所属(和/英) (略称: )
(略称: )
第18著者 氏名(和/英/ヨミ) / /
第18著者 所属(和/英) (略称: )
(略称: )
第19著者 氏名(和/英/ヨミ) / /
第19著者 所属(和/英) (略称: )
(略称: )
第20著者 氏名(和/英/ヨミ) / /
第20著者 所属(和/英) (略称: )
(略称: )
講演者
発表日時 2013-07-04 09:55:00 
発表時間 25 
申込先研究会 ICD 
資料番号 IEICE-ICD2013-25 
巻番号(vol) IEICE-113 
号番号(no) no.112 
ページ範囲 pp.7-12 
ページ数 IEICE-6 
発行日 IEICE-ICD-2013-06-27 


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会