お知らせ 研究会の開催と会場に参加される皆様へのお願い(2020年7月開催)
電子情報通信学会 研究会発表申込システム
講演論文 詳細
技報閲覧サービス
[ログイン]
技報アーカイブ
 トップに戻る 前のページに戻る   [Japanese] / [English] 

講演抄録/キーワード
講演名 2013-07-04 09:30
自動パワーゲーティングと多段インバータを用いた0.7V、9.2uW、39MHz水晶発振回路
井口俊太東大)・齋藤 晶半導体理工学研究センター)・鄭 雲飛東大)・渡辺和紀半導体理工学研究センター)・桜井貴康高宮 真東大ICD2013-24 エレソ技報アーカイブへのリンク:ICD2013-24
抄録 (和) 無線センサネット向け無線通信用の発振周波数39MHzの低電圧・低消費電力水晶発振回路を40nm CMOSで開発した。本稿では、従来のPierce型の1段水晶発振回路と比較して消費電力を93%削減する自動パワーゲーティング (ASPG: Automatic Self Power Gating)及び多段インバータによる負性抵抗生成 (MINR: Multistage Inverter for Negative Resistance)を提案し、実測によってその効果を実証した。ASPG及びMINRを用いることで、水晶発振回路の消費電力は139uWから9.2uWに削減され、0.7Vで動作する水晶発振回路としては世界最小の消費電力で動作が可能である。 
(英) In order to reduce the power consumption of a crystal oscillator (XO), an automatic self power gating (ASPG) and a multistage inverter for a negative resistance (MINR) are proposed. By combining ASPG and MINR, the measured power of a 39MHz XO in 40nm CMOS decreases by 93% from 139uW to 9.2uW, which is the lowest power in the published XO's at 0.7V.
キーワード (和) 水晶発振回路 / 自動パワーゲーティング / 多段インバータ / 低消費電力 / 低電圧 / / /  
(英) Crystal oscillator / Automatic Self Power Gating / Multistage Inverter for Negative Resistance / Low power / Low voltage / / /  
文献情報 信学技報, vol. 113, no. 112, ICD2013-24, pp. 1-6, 2013年7月.
資料番号 ICD2013-24 
発行日 2013-06-27 (ICD) 
ISSN Print edition: ISSN 0913-5685  Online edition: ISSN 2432-6380
著作権に
ついて
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)
PDFダウンロード ICD2013-24 エレソ技報アーカイブへのリンク:ICD2013-24

研究会情報
研究会 ICD ITE-IST  
開催期間 2013-07-04 - 2013-07-05 
開催地(和) サン・リフレ函館 
開催地(英) San Refre Hakodate 
テーマ(和) アナログ、アナデジ混載、RF及びセンサインタフェース回路 
テーマ(英) Analog, Mixed Analog and Digital, RF, and Sensor Interface Circuitry 
講演論文情報の詳細
申込み研究会 ICD 
会議コード 2013-07-ICD-IST 
本文の言語 日本語 
タイトル(和) 自動パワーゲーティングと多段インバータを用いた0.7V、9.2uW、39MHz水晶発振回路 
サブタイトル(和)  
タイトル(英) 93% Power Reduction by Automatic Self Power Gating (ASPG) and Multistage Inverter for Negative Resistance (MINR) in 0.7V, 9.2uW, 39MHz Crystal Oscillator 
サブタイトル(英)  
キーワード(1)(和/英) 水晶発振回路 / Crystal oscillator  
キーワード(2)(和/英) 自動パワーゲーティング / Automatic Self Power Gating  
キーワード(3)(和/英) 多段インバータ / Multistage Inverter for Negative Resistance  
キーワード(4)(和/英) 低消費電力 / Low power  
キーワード(5)(和/英) 低電圧 / Low voltage  
キーワード(6)(和/英) /  
キーワード(7)(和/英) /  
キーワード(8)(和/英) /  
第1著者 氏名(和/英/ヨミ) 井口 俊太 / Shunta Iguchi / イグチ シュンタ
第1著者 所属(和/英) 東京大学 (略称: 東大)
University of Tokyo (略称: Univ. of Tokyo)
第2著者 氏名(和/英/ヨミ) 齋藤 晶 / Akira Saito / サイトウ アキラ
第2著者 所属(和/英) 半導体理工学研究センター (略称: 半導体理工学研究センター)
Semiconductor Technology Academic Research Center (略称: STARC)
第3著者 氏名(和/英/ヨミ) 鄭 雲飛 / Yunfei Zheng / テイ ウンヒ
第3著者 所属(和/英) 東京大学 (略称: 東大)
University of Tokyo (略称: Univ. of Tokyo)
第4著者 氏名(和/英/ヨミ) 渡辺 和紀 / Kazunori Watanabe / ワタナベ カズノリ
第4著者 所属(和/英) 半導体理工学研究センター (略称: 半導体理工学研究センター)
Semiconductor Technology Academic Research Center (略称: STARC)
第5著者 氏名(和/英/ヨミ) 桜井 貴康 / Takayasu Sakurai / サクライ タカヤス
第5著者 所属(和/英) 東京大学 (略称: 東大)
University of Tokyo (略称: Univ. of Tokyo)
第6著者 氏名(和/英/ヨミ) 高宮 真 / Makoto Takamiya / タカミヤ マコト
第6著者 所属(和/英) 東京大学 (略称: 東大)
University of Tokyo (略称: Univ. of Tokyo)
第7著者 氏名(和/英/ヨミ) / /
第7著者 所属(和/英) (略称: )
(略称: )
第8著者 氏名(和/英/ヨミ) / /
第8著者 所属(和/英) (略称: )
(略称: )
第9著者 氏名(和/英/ヨミ) / /
第9著者 所属(和/英) (略称: )
(略称: )
第10著者 氏名(和/英/ヨミ) / /
第10著者 所属(和/英) (略称: )
(略称: )
第11著者 氏名(和/英/ヨミ) / /
第11著者 所属(和/英) (略称: )
(略称: )
第12著者 氏名(和/英/ヨミ) / /
第12著者 所属(和/英) (略称: )
(略称: )
第13著者 氏名(和/英/ヨミ) / /
第13著者 所属(和/英) (略称: )
(略称: )
第14著者 氏名(和/英/ヨミ) / /
第14著者 所属(和/英) (略称: )
(略称: )
第15著者 氏名(和/英/ヨミ) / /
第15著者 所属(和/英) (略称: )
(略称: )
第16著者 氏名(和/英/ヨミ) / /
第16著者 所属(和/英) (略称: )
(略称: )
第17著者 氏名(和/英/ヨミ) / /
第17著者 所属(和/英) (略称: )
(略称: )
第18著者 氏名(和/英/ヨミ) / /
第18著者 所属(和/英) (略称: )
(略称: )
第19著者 氏名(和/英/ヨミ) / /
第19著者 所属(和/英) (略称: )
(略称: )
第20著者 氏名(和/英/ヨミ) / /
第20著者 所属(和/英) (略称: )
(略称: )
講演者
発表日時 2013-07-04 09:30:00 
発表時間 25 
申込先研究会 ICD 
資料番号 IEICE-ICD2013-24 
巻番号(vol) IEICE-113 
号番号(no) no.112 
ページ範囲 pp.1-6 
ページ数 IEICE-6 
発行日 IEICE-ICD-2013-06-27 


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会