講演抄録/キーワード |
講演名 |
2013-07-04 09:30
自動パワーゲーティングと多段インバータを用いた0.7V、9.2uW、39MHz水晶発振回路 ○井口俊太(東大)・齋藤 晶(半導体理工学研究センター)・鄭 雲飛(東大)・渡辺和紀(半導体理工学研究センター)・桜井貴康・高宮 真(東大) ICD2013-24 エレソ技報アーカイブへのリンク:ICD2013-24 |
抄録 |
(和) |
無線センサネット向け無線通信用の発振周波数39MHzの低電圧・低消費電力水晶発振回路を40nm CMOSで開発した。本稿では、従来のPierce型の1段水晶発振回路と比較して消費電力を93%削減する自動パワーゲーティング (ASPG: Automatic Self Power Gating)及び多段インバータによる負性抵抗生成 (MINR: Multistage Inverter for Negative Resistance)を提案し、実測によってその効果を実証した。ASPG及びMINRを用いることで、水晶発振回路の消費電力は139uWから9.2uWに削減され、0.7Vで動作する水晶発振回路としては世界最小の消費電力で動作が可能である。 |
(英) |
In order to reduce the power consumption of a crystal oscillator (XO), an automatic self power gating (ASPG) and a multistage inverter for a negative resistance (MINR) are proposed. By combining ASPG and MINR, the measured power of a 39MHz XO in 40nm CMOS decreases by 93% from 139uW to 9.2uW, which is the lowest power in the published XO's at 0.7V. |
キーワード |
(和) |
水晶発振回路 / 自動パワーゲーティング / 多段インバータ / 低消費電力 / 低電圧 / / / |
(英) |
Crystal oscillator / Automatic Self Power Gating / Multistage Inverter for Negative Resistance / Low power / Low voltage / / / |
文献情報 |
信学技報, vol. 113, no. 112, ICD2013-24, pp. 1-6, 2013年7月. |
資料番号 |
ICD2013-24 |
発行日 |
2013-06-27 (ICD) |
ISSN |
Print edition: ISSN 0913-5685 Online edition: ISSN 2432-6380 |
著作権に ついて |
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034) |
PDFダウンロード |
ICD2013-24 エレソ技報アーカイブへのリンク:ICD2013-24 |